بررسی FPGA و DSP به منظور اجرای الگوریتم های پردازش سیگنال دیجیتال

سال انتشار: 1403
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 292

فایل این مقاله در 13 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

BECE02_068

تاریخ نمایه سازی: 2 مرداد 1403

چکیده مقاله:

هدف از انجام این تحقیق، یک مطالعه بر روی سخت افزارهای DSP و FPGA و نیز مقایسه کردن این دو پلتفرم به منظور دستیابی بهپیاده سازی بهتر در عین حفظ افزایش عملکرد و به دست آوردن کیفیت پردازش سیگنال بهتر است. برای این موضوع ما قصد داریم یکفیلتر دیجیتال FIR از ۴۰ باند سفارش و یک معماری موازی متقارن از این فیلتر FIR را مورد بررسی قرار دهیم. این ابزار به ما اجازهمی دهد تا کد VHDL فیلتر را برای پیاده سازی آن بر روی آلترا سیکلون III FPGA که بر روی برد تگزاس اینسترومنتز TSW۶۰۱۱قرار می گیرد، تولید کنیم، همچنین این ابزار به ما اجازه می دهد تا تمام ضرایب فیلتر خود را در یک فایل هدر C به ترتیب تولید کنیم.برای استفاده از آنها در برنامه ای از فیلتر FIR که به زبان C نوشته شده است و سپس در DSP TMS۳۲۰C۶۷۱۳ بارگذاری می شود. ایندستاورد به ما اجازه می دهد تا بین معماری های سخت افزاری مختلف تمایز قائل شویم و از نظر سرعت اجرا و مصرف انرژی مقایسه ایانجام دهیم.

نویسندگان

عبدالصمد حمیدی

استاد گروه برق الکترونیک، دانشکده فنی مهندسی، دانشگاه لرستان

مرضیه رئوفی مقدم

دانشجوی دکتری برق الکترونیک دانشگاه لرستان