Design Low Power Carry Save Adder Based On 4*4 Multiplier

سال انتشار: 1391
نوع سند: مقاله کنفرانسی
زبان: انگلیسی
مشاهده: 2,143

فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ISCEE15_037

تاریخ نمایه سازی: 3 آذر 1391

چکیده مقاله:

Our objective in this paper is to select algorithm to minimize the power consumption and area we also discuss way to configure multiplier 4*4 to sum vector in a carry save adder(csa) tree. we evaluate not,nand,xor and nor gate and using Hspice implementation using 0.35um cmos technology, the result of this algorithm advantageously applied to low power device. We reduce the number of transitions csa trees that are common in large multiplier. In transistor level circuit simulations indicate 20-30% power reduction with no increase in delay

نویسندگان

Ali Farmani

University of Tabriz

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • HWANG -CHERNG CHOW, I-CHYN WEY and CHUN-HUA HUANG, _ Low ...
  • N. Zhuang and H. Wu, ،"A New Design of the ...
  • J. P. Uyemura, Fundamentals of MOS Digital Integrated Circuits, Addi ...
  • _ CMOS _ ...
  • Meher, M. R., Jong, C. C., & Chang, C. H. ...
  • Bipul C. Paul, Senior Membe, IEEE, Shinobu Fujita, Member, IEEE, ...
  • Bong-il park, in-cheol park, and chong-min kyung, "A Regular Layout ...
  • _ _ _ _ _ _ _ 2007. ...
  • Kuo-Hsing Cheng, Shun-Wen Cheng, Chan-Wei Huang, " 64-BIT HYBRID DU ...
  • نمایش کامل مراجع