ارائه روشی جهت افزایش اتکاپذیری حافظه ی نهان
سال انتشار: 1401
نوع سند: مقاله ژورنالی
زبان: فارسی
مشاهده: 194
فایل این مقاله در 11 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
JR_PADSA-10-1_001
تاریخ نمایه سازی: 24 بهمن 1401
چکیده مقاله:
پردازنده های مدرن که شامل حافظه ی نهان بزرگ است، نسبت به خطاهای گذرا آسیب پذیری بالایی دارد. اهمیت این موضوع باعث شده است تا از روش های کدگذاری برای محافظت در برابر خطا استفاده شود. هزینه ی قابلیت اطمینان باید به نحوی تامین گردد تا استفاده ی بهینه از انرژی و ناحیه را در پی داشته باشد. در این مقاله روشی برای افزایش اتکاپذیری حافظه ی نهان محافظت نشده در پردازنده ها ارائه شده است. در این مقاله قابلیت اطمینان حافظه ی نهان در پردازنده های مدرن با استفاده از مکانیسم کاهش خطای برچسب کم هزینه مورد مطالعه قرار می گیرد. روش پیشنهادی از تکنیک افزایش فاصله ی همینگ در برچسب بهره برداری می کند. علاوه بر کاهش False Hit به صفر ، دارای سربار بسیار پایین نیز هست.
کلیدواژه ها:
نویسندگان
مهدیه قزوینی
دانشیار، دانشگاه شهید باهنر کرمان، کرمان، ایران
محمدجواد شهنوازی
کارشناسی ارشد، دانشگاه شهید باهنر کرمان، کرمان، ایران
بهنام قوامی
دانشیار، دانشگاه شهید باهنر کرمان، کرمان، ایران
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :