CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

ارائه روشی جهت افزایش اتکاپذیری حافظه ی نهان

عنوان مقاله: ارائه روشی جهت افزایش اتکاپذیری حافظه ی نهان
شناسه ملی مقاله: JR_PADSA-10-1_001
منتشر شده در در سال 1401
مشخصات نویسندگان مقاله:

مهدیه قزوینی - دانشیار، دانشگاه شهید باهنر کرمان، کرمان، ایران
محمدجواد شهنوازی - کارشناسی ارشد، دانشگاه شهید باهنر کرمان، کرمان، ایران
بهنام قوامی - دانشیار، دانشگاه شهید باهنر کرمان، کرمان، ایران

خلاصه مقاله:
پردازنده های مدرن که شامل حافظه ی نهان بزرگ است، نسبت به خطاهای گذرا آسیب پذیری بالایی دارد. اهمیت این موضوع باعث شده است تا از روش های کدگذاری برای محافظت در برابر خطا استفاده شود. هزینه ی قابلیت اطمینان باید به نحوی تامین گردد تا استفاده ی بهینه از انرژی و ناحیه را در پی داشته باشد. در این مقاله روشی برای افزایش اتکاپذیری حافظه ی نهان محافظت نشده در پردازنده ها ارائه شده است. در این مقاله قابلیت اطمینان حافظه ی نهان در پردازنده های مدرن با استفاده از مکانیسم کاهش خطای برچسب کم هزینه مورد مطالعه قرار می گیرد. روش پیشنهادی از تکنیک افزایش فاصله ی همینگ در برچسب بهره برداری می کند. علاوه بر کاهش False Hit به صفر ، دارای سربار بسیار پایین نیز هست.

کلمات کلیدی:
فاصله ی همینگ, اتکاپذیری, False Hit, حافظه ی نهان, اشکال

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/1602291/