Activity Aware Clock Gated Storage Element Design

سال انتشار: 1390
نوع سند: مقاله کنفرانسی
زبان: انگلیسی
مشاهده: 1,034

متن کامل این مقاله منتشر نشده است و فقط به صورت چکیده یا چکیده مبسوط در پایگاه موجود می باشد.
توضیح: معمولا کلیه مقالاتی که کمتر از ۵ صفحه باشند در پایگاه سیویلیکا اصل مقاله (فول تکست) محسوب نمی شوند و فقط کاربران عضو بدون کسر اعتبار می توانند فایل آنها را دریافت نمایند.

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICEE19_280

تاریخ نمایه سازی: 14 مرداد 1391

چکیده مقاله:

In advanced sub-nanometer technologies,along with area and timing, power consumption is the major concern. Power consumption composed by different components and dynamic power is mostly the dominant component. Clock subsystem of a digital circuit has a large share in the dynamic power consumption which is mostly due to its high toggling rate and large capacitive loading. A new clock gating methodology for low-power clocked storage element design is presented. The proposed method removes unnecessary clock toggling and reduces capacitive loading, which both lead to reduced dynamic power and reduced design complexity. The proposed method is an ad-hoc method and does not require access to internal circuitry of storage element, which makes it feasible in the standard-cell based digital circuit design. The HSPICE simulation results conducted in 45nm CMOS technology confirm more than 20% less power consumption and higher activity-rate crossover point compared to ordinary clock gating methods.

کلیدواژه ها:

نویسندگان

Hossein Karimiyan Alidash

University of Kashan,

Sayed Masoud Sayedi

ECE, Isfahan University of Technology, Isfahan, Iran, ۸۴۱۵۶-۸۳۱۱۱