طراحی و ساخت یک ADPLL با کالیبراسیون خودکار و پاسخ دینامیکی قابل برنامه ریزی، برای منبع زمانبندی تجهیزات شبکه SDH

سال انتشار: 1382
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 874

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICEE11_286

تاریخ نمایه سازی: 18 تیر 1391

چکیده مقاله:

در این تحقیق، طراحی و ساخت مدار بازسازی سیگنال ساعت تجهیزات شبکه(SETS)،١SDHبرای STM-1 ارائه شده است. این مدار شامل یک حلقه قفل فاز تمام دیجیتالADPLL است که به عنوان یک فیلتر فاز پایینگذر تمام دیجیتال درSETSاستفاده میشود. مدارADPLL دارای پاسخ دینامیکی است که به صورت نرم افزاری توسط مدیر شبکه کنترل میشود. علاوه بر قابلیت کنترل فرکانس قطع توسط مدیر شبکه، این فیلتر فاز پاسخ مناسبی را به شرایطسوئیچینگSETSبه سیگنال مرجع جدید میدهد. فرکانس مرکزی نوسانساز موجود دراینADPLL را میتوان بهصورتدیجیتالی کالیبره کرد تا اینکه زمان رفتنADPLL به حالت قفل، به حداقل مقدار ممکن برسد. دراین حالت، فرمان انجام کالیبراسیون از مدیر شبکه دریافت میشود. قسمت عمده مدارADPLLبر روی یک تراشهFPGA پیاده سازی شدهاست. تابع تبدیلADPLL به عنوان فیلتر فاز مرتبه دوم مدلسازی و نتایج حاصله به همراه نتایج حاصل از آزمون عملی آن ارائه شدهاست. این نتایج تمامی شرایط موجود در استانداردهای مربوط به سیگنال ساعت شبکهSDH را ارضا میکند.

کلیدواژه ها:

Synchronous Digital Hierarchy (SDH) ، Synchronous Equipment Timing Source (SETS) ، Synchronous Transport Module - 1 (STM-1) ، All Digital Phase Locked Loop (ADPLL) ، Digital Controlled Oscillator (DCO) ، Voltage Controlled Xtal (Crystal) Oscillator (VCXO

نویسندگان

احمدرضا کلانتری

گروه سیستمها و فناوری نوری، مرکز تحقیقات مخابرات ایران،

سیدرضا احسانی اسکویی

گروه سیستمها و فناوری نوری، مرکز تحقیقات مخابرات ایران،

محمدکاظم مروج فرشی

گروه سیستمها و فناوری نوری، مرکز تحقیقات مخابرات ایران،