تحلیل هارمونیکی تحمل پذیری خطا در اینورتر سه سطحی A۳L-ANPC با استفاده از دو روش کلیدزنی SPWM و SVPWM

سال انتشار: 1400
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 174

فایل این مقاله در 7 صفحه با فرمت PDF و WORD قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICREDG09_024

تاریخ نمایه سازی: 23 خرداد 1401

چکیده مقاله:

در این مقاله به شبیه سازی و تحلیل نتایج تحمل پذیری خطا در اینورترهای سه فاز سه سطحی دیود کلمپی A۳L-ANPC پرداخته شده است که اصلاح شده توپولوژی ۳L-ANPC می باشد. در این ساختار یک پایه چهارمی به اینورتر ۳L-ANPC اضافه شده است که در صورت ایجاد خطاهای مدار باز و اتصال کوتاه در ترانزیستورها مقدار دامنه ولتاژ خروجی اینورتر حفظ و تا حد امکان سعی در حفظ تعداد سطوح ولتاژ خروجی دارد که نسبت به توپولوژی های اصلاحی ارائه شده دیود کلمپی حالت های ولتاژ خروجی سه سطحی بیشتری را تولید می کند. با استفاده از دو روش کلیدزنی SPWM و SVPWM مبدل در نرم افزار MATLAB شبیه سازی شده و نتایج هارمونیکی ولتاژهای خروجی در شرایط قبل و بعد از خطا مقایسه شده است.

کلیدواژه ها:

تحمل پذیری خطا ، اینورتر سه سطحی ANPC ، تحلیل هارمونیکی ، spwm ، svpwm

نویسندگان

سید سجاد شفاپور

دانشجوی کارشناسی ارشد مهندسی برق قدرت، دانشگاه حکیم سبزواری،سبزوار

رضا روشن فکر

استادیار و عضو هیئت علمی گروه مهندسی برق قدرت،دانشگاه حکیم سبزواری،سبزوار