مبدل آنالوگ به دیجیتال تقریب متوالی ۸ بیتی توان پایین در تکنولوژی ۴۵ نانومتر

سال انتشار: 1400
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 351

فایل این مقاله در 7 صفحه با فرمت PDF و WORD قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

TECCONF05_116

تاریخ نمایه سازی: 11 مهر 1400

چکیده مقاله:

طراحی مبدل های آنالوگ به دیجیتال، بخش ضروری سیستم هایی هستند که در آنها پردازش سیگنال انجام می گیرد. از کاربردهای مانند مخابرات بی سیم، پردازش تصویر و تجهیزات پزشکی نیاز به مبدل هایی است که علاوه بر دارا بودن تعداد بیت های خروجی بالا، بتوانند با سرعت مناسبی از سیگنال ورودی نمونه برداری کنند. بلوک های اصلی این مبدل، مدار نمونه بردار و نگهدارنده Boosted Clock، مقایسه گر دینامیکی، رجیستر تقریب متوالی، مبدل دیجیتال به آنالوگ می باشد. از بحث های مهم این طراحی برای کاهش توان مصرفی می توان به ساختار مقایسه گر و بلوک داخلی رجیستر تقریب متوالی اشاره کرد. رزولوشن ۸ بیت و توان مصرفی پایین در حد میکرو وات، بعنوان هدف اصلی طراحی انتخاب شده است. این مدار پیشنهادی در تکنولوژی ۴۵ نانو متر CMOS در کتابخانه شرکت TSMC تحت عنوان BSIM طراحی و در نرم افزار Hspice ۲۰۰۸ شبیه سازی شده است

کلیدواژه ها:

مدار نمونه بردار و نگهدارنده ، Boosted Clock ، مقایسه گر دینامیکی ، رجیستر تقریب متوالی ، مبدل دیجیتال به آنالوگ ، مبدل آنالوگ به دیجیتال ، تقریب متوالی ، مبدل های کم توان ، آرایه خازنی وزن دهی شده

نویسندگان

محمدرضا پورکریمی خیاوی

کارشناسی ارشد برق الکترونیک، گروه برق و کامپیوتر، دانشکده فنی و مهندسی، دانشگاه محقق اردبیلی، اردبیل، ایران

علی برمکی

کارشناسی ارشد برق الکترونیک، گروه برق و کامپیوتر، دانشکده فنی و مهندسی، دانشگاه محقق اردبیلی، اردبیل، ایران

جواد جاویدان

دانشیار گروه برق و کامپیوتر، دانشگاه محقق اردبیلی، اردبیل، ایران

فاطمه رضائی

کارشناسی ارشد برق الکترونیک، گروه برق و کامپیوتر، دانشکده فنی و مهندسی، دانشگاه زنجان، زنجان، ایران