پیادهسازی سیستمهای رمزنگاری بر اساس زوجسازیη T بااستفاده از کدهای قابل سنتزVHDL
محل انتشار: هفتمین کنفرانس انجمن رمز ایران
سال انتشار: 1389
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,097
فایل این مقاله در 9 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ISCC07_037
تاریخ نمایه سازی: 11 آذر 1389
چکیده مقاله:
در این مقاله یک معماری جدید برای محاسبات نوع خاصی از زوج سازی تیت، کهT ηنامیده میشود، روی میدان F2 283 پیشنهاد شده است.این معماری از ادغام دو بخش الگوریتم زوجسازی و توانرسانی نهایی با استفاده از تکنیک به اشتراکگذاری منابع حاصل شده است. پایه محاسبات این معماری بر اساس واحدهای محاسباتی میدان متناهی شامل جمع، ضرب، مربع، معکوسضربی و توانرسانی است. طراحی وسنتز این پیادهسازی رویFPGAهایXilinx انجام شده است. مقایسه نتایج این پیادهسازی با دیگران، بهبود 38 % در زمان محاسبه و بهبود 10 % برای معیار سطح در زمان نسبت به بهترین نتیجه بدست آمده را نشان میدهد. همچنین پیادهسازی نرمافزاری توسط نرمافزارریاضیSAGEبه منظور آزمودن صحت جوابهای به دست آمده و همچنین تولید نقاط روی خم به کار گرفته شده است
کلیدواژه ها:
نویسندگان
محسن جهانبانی
تهران، دانشگاه جامع امام حسین (ع)، دانشکده مهندسی برق
محمود احمدیان
تهران، دانشگاه صنعتی خواجه نصیرالدین طوسی، گروه مهندسی برق
محمود گردشی
تهران، دانشگاه جامع امام حسین (ع)، گروه ریاضی و رمز
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :