طراحی یک مقایسه کننده CMOS با حاصل ضرب توان-تاخیر پایین

سال انتشار: 1398
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 592

فایل این مقاله در 10 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

NREAS02_057

تاریخ نمایه سازی: 12 مرداد 1399

چکیده مقاله:

استفاده از مقایسه کننده های دینامیک به عنوان اساسی ترین بخش در اغلب سیستم های الکترونیکی به ویژه انواع مبدل های داده آنالوگ به دیجیتال با توان مصرفی پایین و سرعت بالا مورد نظر طراحان قرار گرفته است. در این مقاله مدار مقایسه کننده دینامیکی دو دنباله ای طراحی شده است، که با استفاده از تکنیک های متنوع مدار ی، از جمله ساختارهای کراس کوپل در سرعت بخشیدن به عمل مقایسه، مقایسه کننده دینامیک دو دنباله ای بهینه ای طراحی شده است و در مقایسه با سایر مقایسه کننده های موجود، نه تنها توان مصرفی پایین بلکه سرعت بالا و در نتیجه حاصلضرب تاخیر در توان پایین تری از خود نشان می دهد. کاهش توان مصرفی و افزایش سرعت، افست پایین و نویز kick-back اندک از ویژگی های مدار پیشنهادی می باشد. مقایسه کننده در تکنولوژی CMOS ، 90 نانومتر در ولتاژ تغذیه 1 ولت و با فرکانس 500 مگاهرتز طراحی و شبیه سازی شده است

کلیدواژه ها:

مقایسه کننده دینامیک دو دنباله ای ، حاصلضرب توان –تاخیر پایین ، CMOS

نویسندگان

سعیده مصلحتی

کارشناس ارشد – دانشکده مهندسی برق، واحد نجف آباد، دانشگاه آزاد اسلامی،نجف آباد، ایرا ن

مهدی دولتشاهی

استادیا ر- دانشکده مهندسی برق، واحد نجف آباد، دانشگاه آزاد اسلامی،نجف آباد، ایرا ن