مرور و بررسی عملکرد نیم جمع کننده های سه مقداری با ورودی های رمزگشایی شده (KBEI-2017)
سال انتشار: 1396
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 420
فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
KBEI04_233
تاریخ نمایه سازی: 18 اسفند 1397
چکیده مقاله:
نیم جمع کننده ها یکی از عناصر مهم در طراحی مدارهای محاسباتی هستند. بنابراین، انتخاب یک طراحی مناسب از اهمیت بالایی درجهت بهینه سازی مدارهای بزرگتر مانند پردازنده ها، برخوردار است. در این مقاله قصد داریم تا مروری بر عملکرد پنج نیم جمع کننده سه مقداری که درسال های اخیر ارائه شده اند، داشته باشیم. همه این نیم جمع کننده ها مبتنی بر رمزگشایی ورودی های مدار هستند، و از روش طراحی مشابهی بهره می برند. طرح ها با استفاده از نرم افزار اچ-اسپایس و ترانزیستورهای نانو لوله کربنی از نظر تاخیر، توان مصرفی، تعداد ترانزیستور، وPDPمقایسه شده اند. انواع ساده سازی ها در سطوح مختلف منجر به حذف 206 ترانزیستور درطرح نهایی نسبت به نمونه اولیه شده است. بعلاوه، طرح نهایی % 70 سریعتراست و % 40 توان کمتری مصرف می کند
کلیدواژه ها:
طراحی مدارهایVLSI ، منطق چند مقداری ، منطق سه مقداری ، نیم جمع کننده ، ترانزیستورهای نانو لوله کربنی
نویسندگان
نغمه ده آبادی
گروه مهندسی کامپیوتر، دانشکده فنی و مهندسی، واحد تهران غرب، دانشگاه آزاد اسلامی، تهران، ایران
رضا فقیه میرزایی
گروه مهندسی کامپیوتر، واحد شهرقدس، دانشگاه آزاد اسلامی،تهران، ایران