طراحی و شبیه سازی بلوک پیش تقویت کننده گیرنده های نوری در تکنولوژی CMOS برای کاربردهای نوری Gb/s 2.5

سال انتشار: 1388
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,691

متن کامل این مقاله منتشر نشده است و فقط به صورت چکیده یا چکیده مبسوط در پایگاه موجود می باشد.
توضیح: معمولا کلیه مقالاتی که کمتر از ۵ صفحه باشند در پایگاه سیویلیکا اصل مقاله (فول تکست) محسوب نمی شوند و فقط کاربران عضو بدون کسر اعتبار می توانند فایل آنها را دریافت نمایند.

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

NEEC02_025

تاریخ نمایه سازی: 7 بهمن 1388

چکیده مقاله:

در این مقاله یک طرح مناسب برای بلوک پیش تقویت کننده گیرنده های نوری در تکنولوژی CMOS جهت کاربردهای نوری 2.5Gb/s پیشنهاد گردیده است. در این طرح جهت بلوک پیش تقویت کننده از یک تقویت کننده امپدانس انتقالی (TIA) که دارای بهره بالا، پهنای باند گسترده و رنج دینامیکی وسیع می باشد استفاده شده است. ایده ارائه شده بر مبنای استفاده از ساختار وارونگر پوش پول می باشد. برای این منظور از یک ساختار چند طبقه با فیدبک ولتاژ- جرلیان استفاده شده است.مزیت این ساختار داشتن بهره امپدانس انتقالی بالا، پهنای باند گسترده، مصرف توان پایین و عدم احتیاج به ولتاژ بایاس خارجی می باشد همچنین در این طرح جهت کاهش جریان نویز ارجاع شده به ورودی و بهبود پایداری مدار، فیدبک فعال جایگزین فیدبک مقاومتی شده است. برای بررسی عملکرد طراحی از محیط شبیه سازی HSPICE استفاده نموده و در تکنولوژی TSMC 0.18μm CMOS با تغدیه 1.5v به بهره 60dB، پهنای باند 2GHz، سوئینگ ولتاژ 64mVp-p، مصرف توان 1/42mw و شدت طیفی جریان نویز ارجاع شده به ورودی (فرمول در صفحه اصلی) PA دست یافته ایم. نتایج بدست آمده حاکی از آن است که طرح پیشنهادی برای یک سیستم مخابرات نوری 2.5Gb/s بسیار مناسب می باشد.

کلیدواژه ها:

مدار مجتمع آنالوگ CMOS ، گیرنده نوری ، تقویت کننده امپدانس انتقالی

نویسندگان

مهدی فرجی

دانشجوی کارشناسی ارشد، عضو باشگاه پژوهشگران جوان- دانشکده مهندسی برق

مهدی دولتشاهی

عضو هیئت علمی- دانشکده مهندسی برق، دانشگاه آزاد اسلامی واحد نجف آباد

ابراهیم برزآبادی

عضو هیئت علمی- دانشکده مهندسی برق، دانشگاه آزاد اسلامی واحد نجف آباد