طراحی تمام جمع کننده یک بیتی با منطق DCVSL و گیت XOR/XNOR

سال انتشار: 1397
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,018

فایل این مقاله در 12 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICELE03_238

تاریخ نمایه سازی: 18 اسفند 1397

چکیده مقاله:

در سیستم های کامپیوتری دیجیتال جمع کننده ها پایه اصلی هستند. عملیات حسابداری به طور گسترده ای در اکثرسیستم های کامپیوتری دیجیتال مورد استفاده قرار می گیرد. بنابراین، سلول یک بیتی جمع کننده ها مهم ترین بلوکبرای محاسبات یک سیستم است. از این رو برای بهبود عملکرد سیستم کامپیوتری دیجیتال، ابتدا بایستی سلول تمام جمعکننده را ارتقا دهیم. همیشه در میان طراحی پارامتر تاخیر و توان در VLSI Design همواره یک اختلاف وجود دارد. برای رسیدن به سرعت های بالا، روش های طراحی Hybrid-DCVSL با دقت بالا برای ساخت سلول جمع کننده در این کار استفاده می شود. استاتیکCMOS، جمع کننده DCVSL با سلول ترکیبی هیبریدی مبتنی بر XOR و XNOR برای تاخیر، اتلاف انرژی و تعداد ترانزیستور استفاده شده مقایسه شده است. جمع کننده های هیبریدی با استفاده از گیت های DCVSL طراحی شده است. این طرح با تکنولوژی HSPICE با CMOS 180nm انجام گرفته است.

نویسندگان

فرزاد مولودی

دانشجوی کارشناسی ارشد الکترونیک، دانشکده مهندسی، دانشگاه کردستان، سنندج، ایران

رضا قره اوغلانی

دانشجوی کارشناسی الکترونیک، دانشکده مهندسی، دانشگاه ارومیه ، ارومیه ، ایران

هادی جهانی راد

استادیار، دانشکده مهندسی، دانشگاه کردستان، سنندج، ایران