طراحی و شبیه سازی یک ایورتر دیود-کلمپ پنج سطحی سه فاز با تعداد المان های کم و THD پایین
محل انتشار: کنفرانس بین المللی تحقیقات بین رشته ای در مهندسی برق، کامپیوتر، مکانیک و مکاترونیک در ایران و جهان اسلام
سال انتشار: 1397
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 878
فایل این مقاله در 14 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ECMM01_087
تاریخ نمایه سازی: 23 آذر 1397
چکیده مقاله:
در این مقاله یک توپولوزی جدید برای اینورتر دیود - کلمپ NPC 3 فاز سلولی با تعداد عناصر کم و THD پایین ارایه شده است. این اینورتر از یک مازول سه سطحی NPC و یک ساق مولد 2 سطحی در هر فاز تشکیل شده است. از مزایای این اینورتر در مقایسه با سایر توپولوزی های 5 سطحی استفاده از تنها 6 کلید 4 دیود و 2 خازن گذرگاه dc و همچنین یک منبع تغذیه dc در هر فاز را می توان نام برد. همچنین از دیگر ویزگی های این توپولوزی ایجاد مقدار THD پایین در ولتاز خروجی اینورتر است سکانس های کلیدزنی اینورتر مذکور بطوری مرتب شده اند که از طریق عملگرهای منطقی باعث عملکرد بهتر مدار، بالا بردن کیفیت شکل موج های خروجی و کاهش مقدار THD می شوند. به علاوه در این مقاله یک روش مدولاسیون جدید بر مبنای مدولاسیون سینوسی SPWM به نام APOD+HF در جهت کنترل سوییچ ها ارایه شده است که مقدار اعوجاج هارمونیکی کل را به مقدار چشمگیری کاهش می دهد. از سوی دیگر تعداد المان ها و مقادیر THD این ساختار با سایر توپولوزی های موجود و مخصوصا نوع کلاسیک اینورتر NPC و با روش های مختلف مدولاسیون SPWM و با شاخص های مدولاسیون مختلف با استفاده از شبیه سازی در نرم افزار Matlab/Simulink مورد مقایسه و ارزیابی قرار گرفته است.
کلیدواژه ها:
اینورتر دیود کلمپ نقطه خنثی NPC ، مدولاسیون APOD+HF اینورتر سلولی ، اعوجاج هارمونیکی کل THD
نویسندگان
علیرضا هادی
استادیار-دانشکده فنی و مهندسی، دانشگاه آزاد اسلامی واحد تهران جنوب، تهران ایران
مصطفی چکاو
دانشجوی کارشناسی ارشد، دانشکده فنی و مهندسی، دانشگاه آزاد اسلامی واحد تهران جنوب، تهران ایران