بررسی الگوریتم های مسیریابی تحمل پذیر خطا در شبکه های روی تراشه سه بعدی

سال انتشار: 1397
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 660

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

MGCONF02_006

تاریخ نمایه سازی: 11 شهریور 1397

چکیده مقاله:

با پیشرفت تکنولوژی سیستم های روی تراشه، تعداد هسته های پردازشی روی یک تراشه هم به طور پیوسته افزایش یافت تا جایی که باعث ایجاد مسایلی مانند ارتباطات بین عناصر داخلی روی تراشه شد. زیرا گذرگاه های سنتی، اتصال قابل اعتماد بین عناصر را تضمین نمی کرد تا اینکه فن آوری شبکه های روی تراشه به عنوان ساختارهای ارتباطی کارآمد و مقیاس پذیر برای عملکرد بالا و پیچیده سیستم های روی تراشه پدید آمده اند. این سازه ها مستعد خطاهای زمان تولید و زمان اجرا هستند. بنابراین مسیریابی با تحمل پذیری خطا یک هدف مهم و ضروری برای افزایش کارایی شبکه های روی تراشه می باشد. با توسعه الگوریتم های مسیریابی که تحمل پذیری خطا ارایه می دهند می توان قابلیت اطمینان در شبکه های روی تراشه را افزایش داد. در این مقاله، مروری بر معرفی شبکه روی تراشه، الگوریتم های مسیریابی و تحمل پذیری خطا خواهیم داشت.

نویسندگان

فرشته قادری

دانشجو، دانشکده مهندسی کامپیوتر، واحد نجف آباد، دانشگاه آزاد اسلامی نجف آباد

الهام یعقوبی

استادیار، دانشکده مهندسی کامپیوتر، واحد نجف آباد ، دانشگاه آزاد اسلامی نجف آباد

مریم لطفی

دانشجو، دانشکده مهندسی کامپیوتر، واحد نجف آباد، دانشگاه آزاد اسلامی نجف آباد