طراحی و شبیه سازی آشکارساز فاز و فرکانس جدید در 0.18 میکرومتر تکنولوژیCMOS

سال انتشار: 1396
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 564

فایل این مقاله در 14 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICELE02_169

تاریخ نمایه سازی: 7 اسفند 1396

چکیده مقاله:

آشکارسازفازوفرکانس یاPFD2پیشنهادی در این طرح با استفاده از یک ساختار حلقه باز طراحی میشود. ساختار حلقه باز، یک سیگنال باز نشانی3 را در مدار ایجاد نمیکند. سیگنال بازنشانی منجربه ایجاد مشکلات زیادی مانند ایجاد ناحیه مرده در مدارهای آشکارساز فازوفرکانس میشود.[1] در این پژوهش، برای طراحی آشکارساز فاز بهینه بصورت مدار باز استفاده شده است که مسیر فیدبک در آن برای ریست کردن حذف شده است که این امر خود باعث کاهش ناحیه مرده و افزایش رنج فرکانسی شده است. کل مدار پیشنهادی در قالب 12 ترانزیستور پیشنهاد شده است که سیگنال های UP و DN مربوط به خروجی آشکارساز فاز را تشکیل می-دهند. مدار پیشنهادی قبل از جانمایی در نرم افزار H-Spice شبیه سازی شده است و جواب اولیه گرفته شده است. سپس در ادامه توسط نرم افزار کیدنس، جانمایی مدار انجام شده است و نتایج بعد از جانمایی نیز در گزارش آورده شده است. در نهایت مقایسه نتایج حاصله، با پژوهش های مشابه، جمع بندی و نتیجه گیری ارایه شده است که نتیجه آن فرکانس عملکرد 2,5 گیگاهرتز با ناحیه مرده زیر 20 پیکو ثانیه و توان مصرفی زیر 20 میکرو وات در گوشه های مختلف پروسه و مقاوم بودن در برابر تغییرات دمایی و نویز منبع تغذیه را نشان می-دهد.

کلیدواژه ها:

حلقه قفل فاز٬آشکارساز فاز٬ آشکارسازفازوفرکانس٬ CMOS٬ فلیپ فلاپ

نویسندگان

نگار دادور

گروه برق ٬دانشکده فنی و مهندسی ٬واحد تهران جنوب ٬دانشگاه آزاد اسلامی ٬تهران ٬ایران

فرهاد رزاقیان

استادیار گروه برق ٬دانشگاه آزاد اسلامی واحد تهران جنوب ٬تهران ٬ایران