طراحی و بهینه سازی یک Full Adder یکبیتی با بهره گیری از تکنیک Full Swing GDI
سال انتشار: 1395
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 575
فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICTI01_097
تاریخ نمایه سازی: 11 مرداد 1396
چکیده مقاله:
در این مقاله، پیاده سازی جدیدی برای یک Full Adder یک بیتی بر اساس تکنیک Full Swing GDI ارایه می شود. مدار ارایه شده با توان پایین و سرعت بالا برای رسیدن به PDP پایین طراحی شده است، در حالی که طراحی منطقی همچنان از پیچیدگی کمی برخوردار است. مقایسه ی کارایی تکنیک طراحی Full Adder یک بیتی با ملاک هایی همچون تعداد ترانزیستور، تاخیر و اتلاف توان در نظر گرفته می شود و مزایای مدارFull Adder بر اساس تکنیک Full Swing GDI در مقایسه با روش GDI معمولی و CMOS استاندارد نشان داده می شود. نتایج شبیه سازی نشان می دهد که مدار ارایه شده نسبت به مدارهای طراحی شده با روش GDI معمولی و CMOS استاندارد مساحت و توان مصرفی کمتر و سرعت بالاتری دارد
کلیدواژه ها:
نویسندگان
محمد اسماعیل مالکی
دانشجوی کارشناسی ارشد برق-الکترونیک ، دانشگاه آزاد اسلامی واحد بوشهر
بهزاد قنواتی
مربی گروه برق دانشگاه آزاد اسلامی واحد ماهشهر
سید محمد علی ریاضی
استادیار گروه برق دانشگاه آزاد اسلامی واحد بوشهر
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :