کاهش دقت عملکرد رله دیستانس در حفاظت خطوط انتقال با حضور CVT و TCSC

سال انتشار: 1385
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 2,469

فایل این مقاله در 7 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

PSPC01_007

تاریخ نمایه سازی: 4 مهر 1387

چکیده مقاله:

در این مقاله اثرات خطای سنجش رله دیتانس در حفاظت شبکه‌های قدرت با در نظر گرفتن مدل دقیق ترانسفورماتور ولتاژ خازنی (CVT) و خازن سری کنترل شده با تریستور (TCSC) مورد ارزیابی و تحلیل قرار می‌گیرد و نشان داده می‌شود که حداکثر خطا برای چه نوع خطا و رد چه حالتی روی می‌دهد. دراین بررسی انواع خطاهای مختلف با مقادیر متفاوت مقاومت خطا بحث و بررسی شده است و برای هر یک از بدترین شرایط نحوه تغییرات گذرای امپدانس نیز در اثر استفاده از CVT نشان داده شده است. در این تحقیق از مدل و پارامترهای عملی شبکه، CVT و خازنهای سری استفاده شده و برای تخمین مقدار امپدانس از روش فوریه تمام سیکل (FFT) استفاده شده است. کلیه شبیه‌سازی‌ها در محیط PSCAD/EMTDC صورت گرفته است.

کلیدواژه ها:

ترانسفورماتور خازنی ، خازن سری کنترل شده با تریستور ، رله دیستانس.

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • _ Nl. _ _ ahe.!vlemler *Dynamic :(ompensation of capacitive voIltage ...
  • _ _ _ _ Irav i , _ IierroveS _ ...
  • _ _ _ J. v.evmeulen. P.Davel , Voltage _ Distco'tion ...
  • _ Dong , .Bin _ _ *Sudy (n Voluge Travcling ...
  • [I Benteng 1le, Yiquan Li. _ Zhiqian Q. Bo.:An adaptive ...
  • نمایش کامل مراجع