طراحی و شبیه سازی مقایسه کننده ی ولتاژ پایین و سریع

سال انتشار: 1395
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 857

فایل این مقاله در 26 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

IRCEM01_239

تاریخ نمایه سازی: 25 آذر 1395

چکیده مقاله:

مقایسه کننده های دینامیک به طور وسیع در ساختار بسیاری از مدارها و سیستم ها مورد استفاده قرار می گیرند، مقایسه کننده ها با ساختار فیدبک مثبت داری سرعت عملکرد بالایی هستند، که از جمله کاربردهای آنها می توان به مبدل های آنالوگ به دیجیتال، سوئیچ های رگلاتور، حافظه ها و پردازنده ها اشاره کرد. پارامترهای مهمی که در مقایسه کننده های دینامیک نیز قابل توجه می باشند، می توان به ولتاژ آفست، زمان تأخیر و سرعت مقایسه کننده نیز اشاره کرد. در این مقاله ولتاژ افست، سرعت مقایسه و زمان تأخیر دومقایسه کننده رایج استراتق آرم و دابل تیل مورد بررسی قرار گرفته است. و در نهایت یک مقایسه کننده ی سریع و ولتاژ پایین دینامیک طراحی شده است. در مقایسه کننده ی طراحی شده، در شرایطی با V) VDD=۱.۲) و (Vcm=۱(mV، زمان تأخیری معادل (ps)۱۶۲، همچنین ولتاژ آفستی برابر با (mV) ۳.۶۵ بدست آمده است. پارامترهای مقایسه کننده های دینامیک با استفاده از نرم افزارهای Cadence Virtuoso XL و Hspice در تکنولوژی CMOS ۱۸۰nm شبیه سازی و بررسی شده است.

کلیدواژه ها:

ولتاژ افست ، ولتاژ کیک بک نویز ، زمان تأخیر ، سرعت

نویسندگان

نیما عیوض ضیایی

گروه برق- الکترونیک واحد علوم و تحقیقات آذزبایجان شرقی، دانشگاه آزاد اسلامی، تبریز، ایران