اشتراک گذاری رونوشت برچسب ها برای تصحیح خطای نرم دربخش برچسب حافظه ی نهان

سال انتشار: 1395
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 633

فایل این مقاله در 7 صفحه با فرمت PDF قابل دریافت می باشد

این مقاله در بخشهای موضوعی زیر دسته بندی شده است:

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

TEDECE02_023

تاریخ نمایه سازی: 21 شهریور 1395

چکیده مقاله:

رخدادخطای گذرا دربیت های برچسب حافظه نهان ممکن است باعث تغییر ادرس شود و داده ی نادرستی دستیابی شود بنابراین قابلیت اطمینان دربخش برچسب ازجایگاه ویژه ای برخوردار است دراین مقاله روشی برای مقابله باخطای بخش برچسب درحافظه های نهان بانام CTRB ارایه شده است این روش برپایه نگهداری رونوشت برچسب ها طراحی شده و ازیک میانگیر کوچک برای نگهداری آنها استفاده می کند بنابراصل مجاورت مکانی امکان وجود برچسب های مشابه درمجموعه های مجاور زیاد است بنابراین CTRB به جای نگهداری دوبرچسب مشابه با اشتراک گذاری برچسب ها تنها یک برچسب را نگهداری می کند این روش برای تضمین 100درصد قابلیت اطمینان برچسب هایی را که نتواند برای آنها درمیانگیر رونوشت نگه دارد به حافظه ی سطح پایین ترپس نویسی می کند ارزیابی ها نشان میدهد که روش CTRB سربارانرژی را به معیار تعداد پس نویسی های اضافه به میزان 23 درصد و بامعیار تعداددستیابی به میانگیر به میزان 18.6درصد نسبت بهروش پیشین کاهش می دهد درنهایت روش CTRB سربار مساحت 25.87درصد راباعث میشود که درمقابل کاهش سربار انرژی که فراهم می کند قابل چشم پوشی است

نویسندگان

فرشته مظفری

دانشجودانشکده مهندسی کامپیوتر دانشگاه صنعتی شریف تهران

حامد فربه

دانشجودانشکده مهندسی کامپیوتر دانشگاه صنعتی شریف تهران

سیدقاسم میرعمادی

استاددانشکده مهندسی کامپیوتر دانشگاه صنعتی شریف تهران

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • _ _ _ _ Proceeding of Internationl Conference on Dependable ...
  • _ Li, "Soft error and energy consumption interactions: A data ...
  • W. Zhang, "Computing cache vulnerability to transient erros and its ...
  • J. Kim, N. Hardavellas, K. Mai, B. Falsafi, "Multi-bit erro ...
  • Proceeding _ _ International _ Mi croarchitecture, pp. 197-209, 2007. ...
  • _ _ _ Computer Architecture News, Vol. 37, No. 3, ...
  • S. Kim, A. . Somani, _ Efficient Architectures for Information ...
  • W. Zhang, "Replica Victim Caching to Improve Cache Reliability against ...
  • W. Zhang, S. Gurmurthi, M. T. Kandemir, A. Siva subramaniam, ...
  • K. C. Mohr, L. T. Clark, "Delay and Area Efficient ...
  • M. Manoochehri, M. Annavaram, M. Dubois, "Cppc: Correctable Parity Protected ...
  • W. Zhang, "Replication Cache: a Small Fully Associative Cache to ...
  • K. Reick, "Fault-tolerat design of the ibm power6 microproces- sor, ...
  • _ _ _ _ Transactions on Very Large Scale Integration ...
  • _ _ _ Transactions on very Large Scale Integration Systems ...
  • H. Asadi, V. Sridharan, M. B. Tahoori, D. Kaeli, "Vulnerability ...
  • _ _ _ _ in ACM Sigplan Notices, Vol. 43, ...
  • C onferenc e-TED 2016 1-2 June, Kerman shah, Iran ...
  • C onference -TED 2016 1-2 June, Kerman shah, Iran ...
  • نمایش کامل مراجع