یک تقویت کننده عملیاتی دو طبقه ولتاژ پایین و توان پایین با استفاده از ترانزیستورهای FinFET

سال انتشار: 1394
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,423

فایل این مقاله در 18 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ITCC02_480

تاریخ نمایه سازی: 21 شهریور 1395

چکیده مقاله:

در این مقاله ، یک تقویت کننده عملیاتی دو طبقه جدید بهره بالا و توان پایین مبتنی بر ترانزیستور FomFET با گیت های مستقل پیشنهاد شده و طراحی و شبیه سازی آن با نرم افزار HSPICE و تکنولوژی 32 نانومتر FinFET به انجام رسیده است. مشخصات اصلی تقویت کننده پیشنهادی از قبیل بهره ولتاژ DC، توان مصرفی، فرکانس بهره واحد (UGF)، نسبت حذف حالت مشترک (CMRR)، نسبت حذف اثر تغذیه (PSRR) و زمان نشست (settling-time) محاسبه شدند و با یک تقویت کننده دو طبقه مرسوم CMOS مورد مقایسه قرار گرفتند. مشاهده شد که تقویت کننده عملیاتی پیشنهادی مبتنی بر FinFET در ولتاژ تغذیه کمتر عملکرد بالایی در مقایسه با تقویت کننده دو طبقه مرسوم مبتنی بر MOSFET دارد. در طرح پیشنهادی با ولتاژ تغذیه 1 ولت و توان مصرفی 58 میکرو وات ، بهره 52 دسی بل و فرکانس بهره واحد 4/6 مگا هرتز با حد فاز 71 درجه بدست آمد. با مقایسه طرح پیشنهادی با تقویت کننده دو طبقه CMOS مرسوم از لحاظ ضریب شایستگی مشاهده کردیم که ضریب شایستگی طرح پیشنهادی به اندازه 1/2 برابر بهبود یافته است.به انجام رسید

کلیدواژه ها:

تقویت کننده عمیاتی دو طبقه ، ترانزیستور Fin fet ، بهره بالا ، توان پایین ، ولتاژ پایین

نویسندگان

امیر باغی رهین

دانشگاه آزاد اسلامی، واحد سردرود، گروه مهندسی برق ، سردرود، ایران

وحید باغی رهین

دانشگاه آزاد اسلامی، واحد سردرود، گروه مهندسی برق ، سردرود، ایران

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • Agostinelli, M., Alioto, M., Esseni, D., & Selmi, L. (2212). ...
  • Alioto, M. (2211). Comparative evaluation of layout density in 3T, ...
  • Amara, A., Rozeau O., & Editors. (2221). Planar Double-Gate Transistor: ...
  • Black, W., Allstot, D., & Reed, R. (1112). A high ...
  • Colinge, JP., & Editors. (2221). FinFET and Other Multi-Gate Transistors. ...
  • Gray, P., & Meyer, R. (1114). Recent advances in monolithic ...
  • Huijsing, J., R. Hogervorst, & de Langen, K.-J. (1115). Low-power ...
  • Islam, A., Akram, M., & Hasan, M. (2211). Variability Immune ...
  • Suzuki, K., Tanaka, T., Tosaka, Y., Horie, H., Arimoto, Y., ...
  • Suzuki, K., & Sugii T. (1115). Analytical models for n+-p+ ...
  • Tosaka, Y., Suzuki, K., Horie, H., & Sugii, T. (1114). ...
  • Vinoth, C., Bhaaskaran, V. S. K., Brindha, B. & et ...
  • Wong, H. S. P. (2221). Beyond the conventional MOSFET. in ...
  • Yu, B., Wang, H., Joshi, A., Xiang, Q., Ibok, E., ...
  • نمایش کامل مراجع