All Graphene Configurable Logic Block

سال انتشار: 1395
نوع سند: مقاله کنفرانسی
زبان: انگلیسی
مشاهده: 791

فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

CBCONF01_0265

تاریخ نمایه سازی: 16 شهریور 1395

چکیده مقاله:

Due to physical limitation of Silicon based CMOS further scaling of MOS device has become a complicated task and research community is investigating on post-Silicon materials and Graphene based devices seems to be a viable candidate for future VLSI industry.In this paper a Graphene Re-configurable Gate (RG) is used in designing Configurable Logic Block (CLB) which is the basic unit in all FPGA’s. In this paper we also characterize the CLB’s internal elements i.e. Latch and D-Flip-Flop (DFF). Characterization results show that RG based CLB has 58x more speed in comparison with silicon based CLB. This paper also summarizes the timing characterization information of RG based CLB.

کلیدواژه ها:

Graphene ، CLB ، FPGA ، Reconfigurable Gate and D-Flip-Flop

نویسندگان

Sayed Ali Seif Kashani

ECE Department Kashan University Kashan, Iran, ۸۷۳۱۷۵۱۱۶۷

Hossein Karimiyan Alidash

ECE Department Kashan University Kashan, Iran, ۸۷۳۱۷۵۱۱۶۷

Sandeep Miryala

Electronics Technology Department National Institute of Sub Atomic Physics (Nikhef) Amsterdam, Netherlands, ۱۰۹۸ XG

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • [] N. Weste and D. Harris, CMOS Vlsi Design, 4th ...
  • ITRS. (2014). Interhational Technology Roadmap for Semiconducto. Available: www.itrs.met ...
  • ITRS, "Emerging research devices, " 2013. ...
  • ITRS, "Emerging research devices, " 2005. ...
  • S. Tanachutiwat, J. Ung Lee, W. Wang, and C. Y. ...
  • S. Tanachutiwat, _ Graphene-based post-CMOS architecture, " STATE UNIVERSITY OF ...
  • A. C. Neto, F. Guinea, and N. M. Peres, "Drawing ...
  • F. Schwierz, "Graphene transistors, " Nature nanotechnology, vol. 5, pp. ...
  • Y. Awano, "Graphene for VLSI: FET and interconnect applications, " ...
  • _ Y.-W. Son, M. L. Cohen, and S. G. Louie, ...
  • _ _ _ of Graphene. New York: ...
  • A. K. Geim and K. S. Novoselov, "The rise of ...
  • S. Miryala, M. Montazeri, A. Calimera, E. Macii, and M. ...
  • نمایش کامل مراجع