طراحی مدار CMOS ، برای پیاده سازی توابع عضویت تئان دار ، با قابلیت برنامه ریزی برای هر توان ریاضی دلخواه ، با استفاده از تقاریبی مناسب برای توابع نمایی و لگاریتمی
محل انتشار: شانزدهمین کنفرانس مهندسی برق ایران
سال انتشار: 1387
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 2,043
فایل این مقاله در 7 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEE16_286
تاریخ نمایه سازی: 6 اسفند 1386
چکیده مقاله:
در این مقاله تقاریبی مناسب برای پیاده سازی سخت افزار توابع نمایی و لگاریتمی جهت تولید RPMFها در پروسه CMOS با قابلیت تولید توان با رزولوشن 0/03125 برای توانهای از 0 تا 20 و رزولوشن 0/0625 برای توانهای بین 2 تا 4، با 8 کد برنامه ریزی اراه شده است. نتایج شبیه سازی شده توسط نرم افزار HSPICE، با پارامترهای (level 49 (BSIM3v3 در پروسه CMOS و تکنولوژی 0.35μm انجام گرفته و مقایسه آنها با دمقادیر ایده آل - حاصل از شبیه سازی با MATLAB - خطای RMS کمتر از 1/41% را نتیجه می دهد.
کلیدواژه ها:
نویسندگان
علی نادری
مرکز تحقیقات آزمایشگاه میکروالکترونیک دانشگاه ارومیه
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :