مبدل زمان به دیجیتال مبتنی بر کاهش عرض پالس با وزنهای باینری
محل انتشار: هفتمین کنفرانس ملی مهندسی برق و الکترونیک ایران
سال انتشار: 1394
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 383
متن کامل این مقاله منتشر نشده است و فقط به صورت چکیده یا چکیده مبسوط در پایگاه موجود می باشد.
توضیح: معمولا کلیه مقالاتی که کمتر از ۵ صفحه باشند در پایگاه سیویلیکا اصل مقاله (فول تکست) محسوب نمی شوند و فقط کاربران عضو بدون کسر اعتبار می توانند فایل آنها را دریافت نمایند.
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEEE07_509
تاریخ نمایه سازی: 19 اردیبهشت 1395
چکیده مقاله:
در این مقاله یک مبدل زمان به دیجیتال مبتنی بر کاهش عرض پالس ارایه شده است. در این طرح استفاده از بلوک های کاهش دهنده عرض پالس با وزنهای باینری به جای قراردادن بلوک های با میزان کاهش برابر، میزان توان مصرفی مبدل به طور چشمگیری کاهش یافته است. همچنین کد بدست آمده در خروجی مبدل بصورت باینری خواهد بود که خود موجب حذف مدار مبدل کد ترمال به کد باینری و در نتیجه کاهش توان و مساحت مصرفی تراشه خواهد شد. نمونه ای 8 بیتی از این مبدل به کمک نرم افزار cadence در تکنولوژی 90nm شبیه سازی شده و دقت 6.25ps و توان مصرفی 67.9μw در نرخ 100 MS/s بدست آمده است.
کلیدواژه ها:
نویسندگان
پیام روزبهانی فرد
دانشگاه شهید باهنرکرمان,کرمان، ایران
محسن صانعی
دانشگاه شهید باهنرکرمان,کرمان، ایران
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :