Analytical Evaluation of a New Error Detection Scheme
محل انتشار: نهمین کنفرانس سالانه انجمن کامپیوتر ایران
سال انتشار: 1382
نوع سند: مقاله کنفرانسی
زبان: انگلیسی
مشاهده: 2,115
فایل این مقاله در 9 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ACCSI09_073
تاریخ نمایه سازی: 4 بهمن 1386
چکیده مقاله:
Increasing use of commercial off-the-shelf (COTS) superscalar processors in industrial, embedded, and real-time systems necessitates the development of error detection mechanisms for such systems. This paper presents an error detection scheme called Committed Instructions Counting (CIC) to increase error detection in COTS superscalar processors. The scheme is analytically evaluated based on probabilistic models of control flow errors (CFEs). The results show that the minimum error detection coverage varies between to 92.16% and 96.29%, for different workloads.
کلیدواژه ها:
نویسندگان
Amir Rajabzadeh
Department of Computer Engineering Sharif University of Technology
Mirzad Mohandespour
Department of Computer Engineering Sharif University of Technology
Ghassem Miremadi
Department of Computer Engineering Sharif University of Technology
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :