طراحی جدید مدار XOR / XNOR شش ترانزیستوری با تکیه بر طراحی زنجیر ه های کم مصرف و پرسرعت مدارهای حسابی

سال انتشار: 1385
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 4,643

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ACCSI12_217

تاریخ نمایه سازی: 23 دی 1386

چکیده مقاله:

در این مقاله ی ک مدار XOR/XNOR شش ترانز یستوری جد ید پیشنهاد شده است که دارای مشخصه های بهتر ی نسبت به طرح XOR/XNORشش ترانز یستوری متداول م ی باشد . طبق نتا یج بدست آمده از ش ب یه سازی ها، در بستر تست منفرد این برتر ی نما یان نشده و لی با توجه به این مهم که اکثر موارد استفاده و کاربرد این رده از مدارات در مداره ا ی محاسبا تی و شبک ه ها ی جمع با ساختارهای گسترده و چند طبقه م ی باشد، لذا با بیان نتا یج شب یه سازی ها در ا ین بستر تست که نشا ن دهنده رقابت مدارات در محیطی نزد یک به واقع یت است، شاهد بهبود قابل توج ه ی در فاکتورها ی م یانگین توان مصرف ی، تاخ یر و کم ی ت توان در تا خ یر می باشیم. در ا ین مقاله با معر ف ی فاکتورDelta که ب یان کننده چگو نگی بالانس خروج ی ها م ی باشد، به مقا یسه مدارات از نظر م ی زان بالانس بودن دو خرو ج یXOR و XNOR پرداخته ایم. بهبودی بیش از ۴۰ ٪، در مقدار متوسط (mean) م ی انگین توان مصرف ی، در حدود ۱۸ ٪ در تاخیر بیشینه مدار، بیش از ۴۹٪،Delta و بهبود ی بالاتر از ۴۵ ٪ در کمیت توان در تاخیر مدار پ یشنهاد شده از جمله امتیازات طرح یاد شده م ی باشند. تمامی شبیه سازی ها با تکنولوژی ۱۸/ ۰ میکرومتر، بر اساس مدل BSIM3vبا نر م افزارها ی ،شبیه ساز،HSPICE انجام شده است.

کلیدواژه ها:

نویسندگان

تورج نیکوبین

دانشکده مهندسی برق و کامپیوتر دانشگاه شهید بهشتی

امید کاوه ای

دانشکده مهندسی برق و کامپیوتر دانشگاه شهید بهشتی

کیوان ناوی

عضو هیات علمی دانشکده مهندسی برق و کامپیوتر دانشگاه شهید بهشتی

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • تورج نیکوبین، کیوان ناوی، و امید کاوه‌ای، متدی جدید در ...
  • دانشگاه شهید بهشتی، دانشکده مهندسی برق و کامپیوتر، تهران، ایران، ...
  • امید کاوه‌ای، طراحی و بررسی کمپرسورهای 7:2 مدولتاژ، پروژه کارشناسی ...
  • D. Radhakri shnan, ، GLow-Voltage Low-Power CMOS Full Adder, ? ...
  • Chip - Hong Chang, Jiangmin Gu, Mingyan Zhang, * A ...
  • S. Goel, M. A. Elgamel, M. A. Bayoumi, y. Hanafy, ...
  • Alioto, M., Palumbo, G. *Analysis and comparison On full adder ...
  • G. Michael Howard, P. Mokrian, M. Ahmadi, W. C. Miller, ...
  • M. Vesterbacka, ،0A 14- Transistor CMOS Full Adder with Full ...
  • S. Goel, S. Gollamudi, A. Kumar , M. Bayoumi, «On ...
  • M. Aguirre H. , M. Linares, _ Low-Power Bootstrapped CMOS ...
  • O. Kavehie, A. P. Mirbaha, N. adkhahi, K. Navi, ،Novel ...
  • Chien-Cheng Yu, Wei-Ping Wang, Bin-Da Liu, ، A 3- input ...
  • K. Prasad, k.k. Parhi, ،Low-Power 4-2 and 5-2 compressors, ? ...
  • A.Shams, T. Darwish, and M.Bayoumi, «Performance analysis of low-power 1-bit ...
  • and analysis of Design؛ [15] _ T. Bui, y. Wang, ...
  • K. Navi, O. Kavehie, M. Rouholamini, A. Sahafi and S. ...
  • M.Sayed and W.Badawy, ،Performance analysis of single bit full adder ...
  • نمایش کامل مراجع