یک الگوریتم مرتب سازی موازی با کاهش تعداد پردازنده ها در کامپیوترهای SIMD
محل انتشار: دوازدهمین کنفرانس سالانه انجمن کامپیوتر ایران
سال انتشار: 1385
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 6,333
متن کامل این مقاله منتشر نشده است و فقط به صورت چکیده یا چکیده مبسوط در پایگاه موجود می باشد.
توضیح: معمولا کلیه مقالاتی که کمتر از ۵ صفحه باشند در پایگاه سیویلیکا اصل مقاله (فول تکست) محسوب نمی شوند و فقط کاربران عضو بدون کسر اعتبار می توانند فایل آنها را دریافت نمایند.
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ACCSI12_047
تاریخ نمایه سازی: 23 دی 1386
چکیده مقاله:
تئوری الگوریتم های موازی در راستای تسریع پردازش داده ها ارائه شده است. همانطور که می دانیم مرتب سازی یکی از عملیات مهم بر روی داده ها می باشد. الگوریتم موازی CRCW-Sort با سیاست خواندن همزمان مقادیر و نوشتن همزمان مجموع مقادیر در حافظه مشترک، می تواند عمل مرتب سازی n عنصر را در زمان o(1) بر روی کامپیوترهای SIMD با تعداد n2 پردازنده انجام دهد.
در این مقاله با ارائه یک راهکار، تعداد پردازنده ها در الگوریتم موازی CRW از n2 به n2/2-n/2 یعنی کمتر از نصف تقلیل یافته است. با استناد به راهکار ارائه شده، می توان مرتب سازی 2n عنصر را در زمان o(1) بر روی n2 پردازنده انجام داد.
کلیدواژه ها:
نویسندگان
صادق وهابزاده زرگری
دانشگاه علم و صنعت ایران، دانشکده مهندسی کامپیوتر
سعید صدیقیان کاشی
دانشگاه علم و صنعت ایران، دانشکده مهندسی کامپیوتر
عادل ترکمان رحمانی
عضو هیات علمی دانشگاه، دانشگاه علم و صنعت ایران، دانشکده مهندسی کام
سعید پارسا
عضو هیات علمی دانشگاه، دانشگاه علم و صنعت ایران، دانشکده مهندسی کام
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :