طراحی یک سلول تمام جمع کننده بر اساس مبدل CMOS
محل انتشار: اولین همایش ملی علوم و فناوری های نوین ایران
سال انتشار: 1394
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 679
فایل این مقاله در 9 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
PFCONF01_157
تاریخ نمایه سازی: 30 بهمن 1394
چکیده مقاله:
در این مقاله یک تمام جمع کننده ی توان پایین برپایه ی مبدل CMOS و دربردارنده ی مبدل هایی دیگر، ارائه شده است. گیت های منطقی نظیرگیتهای NAND ،NOR و MAJORITY-NOT به همراه مجموعه ایی از مبدل ها، اجرا و پیاده سازی شده است. در طرح پیشنهادی، گیت های وقت گیر XOR حذف شده اند. همانگونه که تمام جمع کننده ها با ساختار درختی برای مدارهای محاسباتی با کیفیت بالا به کار می روند، در این مقاله یک ساختار شبیه سازی آبشاری به کار خواهد رفت تا تمام جمع کننده ها را در یک محیط کاربردی واقعی، بسنجد. مدارهای مطالعه شده از نظر بازدهانرژی، با استفاده از تکنیک پردازش 0/18µm, CMOS بهینه شده اند. لذا تمام جمع کننده ی پیشنهادی، منطق نوسان مناسب، خروجی های متعادل و قابلیت کارکرد خروجی قوی را نشان می دهد. همچنین مشاهده می شود که طرح پیشنهادی می تواند در بسیاری از موارد مخصوصاً زمانی که هدف، کمترین توان مصرفی ممکن باشد، به کار رود. شبیه سازی مدارها و بررسی قابلیت های آنها، به ترتیب با استفاده از Synopsys HSpice انجام شده است.
کلیدواژه ها:
سلول تمام جمع کننده ، مبدل CMOS استاتیک
نویسندگان
محمدرسول نیک بخش
استاد دانشگاه آزاد اسلامی واحد سیرجان (دانشگاه پردیس)
حامد یاوری
کارمند شرکت توزیع برق جنوب استان کرمان
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :