پیاده سازی سخت افزاری فیلترهای دیجیتال با قابلیت توسعه و پیکربندی مجدد

سال انتشار: 1390
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 464

متن کامل این مقاله منتشر نشده است و فقط به صورت چکیده یا چکیده مبسوط در پایگاه موجود می باشد.
توضیح: معمولا کلیه مقالاتی که کمتر از ۵ صفحه باشند در پایگاه سیویلیکا اصل مقاله (فول تکست) محسوب نمی شوند و فقط کاربران عضو بدون کسر اعتبار می توانند فایل آنها را دریافت نمایند.

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

RAZICONF01_112

تاریخ نمایه سازی: 14 شهریور 1393

چکیده مقاله:

این مقاله سخت افزاری برای پیاده سازی فیلتر های دیجیتال ارائه می دهد که ضمن بهینه بودن بدلیل ساختار منعطف خود دارای قابلیت توسه و پیکربندی مجدد پس از پیاده سازی اولیه است. این معماری از تعدتدی زیر بلوک پایه تشکیل شده است که هرکدام یک سیستم دو قطبی را نمایندگی می کنند. این زیر بلوک های دو قطبی توسط جمع کننده های موجود می توانند به شکل سری، موازی یا ترکیبی به یکدیگر وصل شوند. یک کنترل کننده مرکزی سیگنال های ترتیبی را برای بلوک های دو قطبی و جمع کننده تولید می کند. براساس الگوریتم و ساختار پیاده سازی سیستم های FIR و IIR ، بلوک های ساختاری هر فیلتر دو قطبی دارای ضرب کننده، جمع کننده، واحد تاخیر و سوییچ های باس و دیگر سخت افزارهای مورد نیاز هستند.

نویسندگان

آرش احمدی

عضو هیئت علمی دانشگاه رازی

محمد اسلام دوست

دانشجوی ارشد الکترونیک دانشکده فنی دانشگاه رازی

الهه اسکندری

دانشجوی ارشد الکترونیک دانشکده فنی دانشگاه رازی

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • _ Dahnoum, Digital Signal Processing Imp lementation, Pearson Education, 2000. ...
  • A.V Oppenheim, R.W Schofer & J R Buck, Discrete Time ...
  • J. G. Proakis, Digital Signal Processing, 2006. ...
  • B. Parhami, Computer Arithmetic: AIcorithms and Hardware Design, Oxford University ...
  • نمایش کامل مراجع