طراحی یک جمع کننده BCD برگشت پذیر جدید با قابلیت تحمل پذیری خطا و هزینه کم
محل انتشار: همایش ملی مهندسی رایانه و مدیریت فناوری اطلاعات
سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,414
فایل این مقاله در 11 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
CSITM01_572
تاریخ نمایه سازی: 10 شهریور 1393
چکیده مقاله:
در سال های اخیر مدارهای برگشت پذیر به خاطر کاربرد در محاسبات کوانتومی مورد توجه زیادی قرار گرفته اند. این مدارها به علت داشتن توان مصرفی بسیار ناچیز، علاوه بر کاربرد در محاسبات کوانتومی، می توانند در بهینه سازی توان مصرفی CMOS های توان پائین هم استفاده شوند. از طرف دیگر، با توجه به آسیب پذیری روزافزون مدارها، ویژگی تحمل پذیری خطا و اشکال یکی از نیازهای حیاتی مدارهای جدید محسوب می شود. در این مقاله، با توجه به این که جمع کننده ها جزء اساسی انواع رایانش و محاسبات محسوب می شوند، یک تمام جمع کننده برگشت پذیر جدید با قابلیت تحمل پذری خطا و هزینه کوانتومی و تأخیر کمتر نسبت به تمام جمع کننده های موجود ارائه می شود. این تمام جمع کننده، با استفاده از فناوری سوئیچ های آدیاباتیک پیاده سازی و صحت عملکرد آن تأئید می شود. همچنین، با استفاده از تمام جمع کننده پیشنهادی، یک جمع کننده BCD تحمل پذیر خطای جدید ارائه می گردد که نسبت به مدارهای قبلی هزینه کوانتومی کمتری دارد.
کلیدواژه ها:
نویسندگان
محبوبه میرشکار
دانشجوی کارشناسی ارشد رشته معماری کامپیوتر، دانشگاه صنعتی نوشیروانی بابل
مجتبی ولی نتاج
استادیار گروه کامپیوتر، دانشگاه صنعتی نوشیروانی بابل
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :