بررسی زمان رفع خطا در مدهای پیچشی یک سیستم قدرت جبران شده توسط جبرانگر سنکرون استاتیکی سری (SSSC) و خازن ثابت
محل انتشار: شانزدهمین کنفرانس دانشجویی مهندسی برق ایران
سال انتشار: 1392
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 724
فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ISCEE16_413
تاریخ نمایه سازی: 21 تیر 1393
چکیده مقاله:
وجود SSSC در یک سیستم قدرت باعث میرائی نوسانات می گردد لیکن سیستم حفاظتی نیز باید در مدت زمان مشخصی خطا را برطرف نماید تا مدهای پیچشی سیستم انرژی کافی برای تحریک بدست نیاورده و سیستم وارد مرحله ناپایداری نگردد. اما بنابر مسائل اقتصادی جبرانسازی تنها توسط SSSC مقرون به صرفه نمی باشد. برای کاهش ابعاد و اندازه جبرانگر سنکرون استاتیکی سری از ترکیبی از خازن سری و جبرانگر SSSC استفاده می شود که این ترکیب، علاوه بر تامین توان راکتیو مورد نیاز سیستم، استفاده از SSSC را در رنج کمتری (استفاده از خازن لینک dc کوچکتر) باعث می شود. در این حالت نیز سیستم های کنترلی SSSC به پایداری سیستم کمک کنند. در این مقاله تاثیر زمان رفع خطا در ایجاد مدهای پیچشی ناپایدار در سیستم انتقال، مورد مطالعه قرار می گیرد. در این راستا برای مدل نمودن جبرانگر سنکرون استاتیکی سری از یک اینورتر 6 پالس استفاده شده است. همچنین سیستم مورد مطالعه مدل IEEE first benchmark برای تحلیل پدیده رزونانس زیرسنکرون SSR می باشد که از طریق شبیه سازی با نرم افزار EMTDC/PSCAD مورد مطالعه قرار گرفته است.
کلیدواژه ها:
نویسندگان
علی مشفقی
دانشگاه آزاد اسلامی واحد نجف آباد
ابراهیم برزآبادی
دانشگاه آزاد اسلامی واحد نجف آباد
مجید دهقانی
دانشگاه آزاد اسلامی واحد نجف آباد
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :