A 5 GHzLow Power High Gain Optimtzed LNA for VDSM Technologies
محل انتشار: پانزدهیمن کنفرانس مهندسی برق ایران
سال انتشار: 1386
نوع سند: مقاله کنفرانسی
زبان: انگلیسی
مشاهده: 3,412
فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEE15_406
تاریخ نمایه سازی: 17 بهمن 1385
چکیده مقاله:
The capability of VDSM CMOS technologies for low power, RF front-end integration is demonstrated through fully integrated low power low noise amplifiers. This pnper presents an efficient design methodology for LNAs at GHz frequencies, particularly for the range of (5.15-5.35) GHz for very deep submicron (VDSM) technologies. As design constraints for the LNA, NF (Noise Figure) is assumed to be less than 1.8 dB, and power consumption to be less than 3 mW for a 1.2 Y supply voltage. The HSPICE simulation results verifies I mW power consumption while keeping the NF=l.8 dB.
کلیدواژه ها:
نویسندگان
Shahaboddin Moazzeni
VLSI Lab, Faculty of ECE, University of Tehran, Tehran, Iran
Nasser Masoumi
VLSI Lab, Faculty of ECE, University of Tehran, Tehran, Iran
Fatemeh Kalantari
VLSI Lab, Faculty of ECE, University of Tehran, Tehran, Iran
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :