Extracting IP-Cores of a Digital Design for New Top-Down Binding and Reuse of HDL Modules
محل انتشار: پانزدهیمن کنفرانس مهندسی برق ایران
سال انتشار: 1386
نوع سند: مقاله کنفرانسی
زبان: انگلیسی
مشاهده: 1,966
فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEE15_195
تاریخ نمایه سازی: 17 بهمن 1385
چکیده مقاله:
In hardware description languages (HDL), modular design and reuse of the previously designed components are widely used. It impacts on the time – To- Market and life – cycle of the design components. In this paper we present a method to extract software intellectual properties (IP) from a given HDL design. The extracted IP cores are in perlilog [1]templates which can be used for a new binding by perlilon . our proposed approach gives a systematic procedure in extraction, top-down bunding and reuse of HDL modules. A new framework for declaration of modules is introduced. Experimental results of applying the proposed algorithms on a set of complete HDL designs are also presented.
کلیدواژه ها:
نویسندگان
Sarang Kezemi Nia
Microelectronics Research Center, Urmia University , Urmia , Iran
Ghaznavi-Ghoushchi
Microelectronics Research Center, Urmia University , Urmia , Iran
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :