ارائه فلیپ-فلاپ سه ارزشی با توان بسیار پایین با بهره گیری از ترانزیستورهای اثرمیدانی نانولوله های کربنی

سال انتشار: 1404
نوع سند: مقاله ژورنالی
زبان: فارسی
مشاهده: 61

فایل این مقاله در 12 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

JR_AKT-14-1_008

تاریخ نمایه سازی: 26 آذر 1404

چکیده مقاله:

در این مقاله ما ابتدا به بررسی ترانزیستورهای نانولوله کربنی می پردازیم. ترانزیستورهای نانولوله کربنی به خاطر داشتن ولتاژ آستانه متغیر و قابل کنترل می توانند برای پیاده سازی منطق های چندارزشی مورد استفاده قرار گیرند.در این مقاله به بررسی مدارهای فلیپ-فلاپ سه ارزشی می پردازیم. این مدارها کاربرد بسیار زیادی در سیستم های الکترونیک دیجیتال دارند. با استفاده از منطق های چند ارزشی، یک ساختار جدید فلیپ-فلاپ نوع D ارائه می کنیم. مدار ارائه شده توان مصرفی بسیار پایینی (بیش از ۶۱ درصد کاهش) نسبت به دیگر ساختارها دارد. همچنین مدار ارائه شده تعداد ترانزیستور کمتری نسبت به مدارهای مورد مقایسه داشته که نتیجه آن کاهش مساحت مصرفی روی تراشه است. این مدار توان مصرفی استاتیک برای تولید ارزش میانی نداشته که این خود باعث می شود نسبت به تغییرات مشخصه های ترانزیستوری بسیار مقاوم باشد. همچنین در ادامه ساختار ارائه شده را در دما و ولتاژ منبع تغذیه مختلف کاری شبیه سازی کرده و نتایج آن را با ساختارهای دیگر مورد مقایسه قرار دادیم. ساختار ارائه شده نتایج بهتری نسبت به ساختار مقایسه شده داشته و نسبت به این تغییرات بسیار مقاوم می باشد. مدار ارائه شده به دلیل داشتن توان مصرفی بسیار پایین در کاربردهای هوافضا قابل استفاده می باشد.

نویسندگان

محمود یزدان پناه

دانشجوی دکتری، دانشکده مهندسی کامپیوتر، واحد کرمان، دانشگاه آزاد اسلامی، کرمان، ایران

پیمان کشاورزیان

دانشیار، دانشکده مهندسی کامپیوتر، واحد کرمان، دانشگاه آزاد اسلامی ، کرمان، ایران

مختار محمدی قناتغستانی

استادیار، دانشکده مهندسی کامپیوتر، واحد بم، دانشگاه آزاد اسلامی ، بم، ایران

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • Weste, N.H. and Harris, D., ۲۰۱۵. CMOS VLSI design: a ...
  • Iijima, Sumio. "Helical microtubules of graphitic carbon." nature ۳۵۴, no. ...
  • Novoselov, Kostya S., Andre K. Geim, Sergei V. Morozov, D. ...
  • Tans, Sander J., Alwin RM Verschueren, and Cees Dekker. "Room-temperature ...
  • Bachtold, Adrian, Peter Hadley, Takeshi Nakanishi, and Cees Dekker. "Logic ...
  • Kundu, Sandip, Saraju P. Mohanty, and Nagarajan Ranganathan. "Guest editorial-Design ...
  • Raychowdhury, Arijit, and Kaushik Roy. "Carbon-nanotube-based voltage-mode multiple-valued logic design." ...
  • Moaiyeri, Mohammad Hossein, Akbar Doostaregan, and Keivan Navi. "Design of ...
  • Lin, Sheng, Yong-Bin Kim, and Fabrizio Lombardi. "CNTFET-based design of ...
  • Navi, K., M. Rashtian, A. Khatir, P. Keshavarzian, and O. ...
  • Moaiyeri, Mohammad Hossein, Reza Faghih Mirzaee, Keivan Navi, and Omid ...
  • Keshavarzian, Peiman, and Rahil Sarikhani. "A novel CNTFET-based ternary full ...
  • Sridharan, K., Sundaraiah Gurindagunta, and Vikramkumar Pudi. "Efficient multiternary digit ...
  • Jasemi, Masoomeh, Reza Faghih Mirzaee, Keivan Navi, and Nader Bagherzadeh. ...
  • Miller, D. Michael, and Mitchell A. Thornton. "Multiple valued logic: ...
  • Behrooz, Parhami. "Computer arithmetic: Algorithms and hardware designs." Oxford University ...
  • Deng, Jie, and H-S. Philip Wong. "A compact SPICE model ...
  • Dhande, A. P., and V. T. Ingole. "Design and implementation ...
  • Murotiya, Sneh Lata, and Anu Gupta. "Design of high speed ...
  • Karmakar, Supriya, John A. Chandy, and Faquir C. Jain. "Design ...
  • Cotofana, Sorin, Casper Lageweg, and Stamatis Vassiliadis. "Addition related arithmetic ...
  • Srinivasu, Bodapati, and K. Sridharan. "Carbon nanotube FET-based low-delay and ...
  • Bansal, Malti, Harmandeep Singh, and Gaurav Sharma. "A taxonomical review ...
  • Muranaka, Noriaki, and Shigeru Imanishi. "Construction of up‐down‐type and shift‐register‐type ...
  • Tabrizchi, Sepehr, Atiyeh Panahi, Fazel Sharifi, Hamid Mahmoodi, and Abdel-Hameed ...
  • Lin, Sheng, Yong-Bin Kim, and Fabrizio Lombardi. "CNTFET-based design of ...
  • Moaiyeri, Mohammad Hossein, Akbar Doostaregan, and Keivan Navi. "Design of ...
  • Samadi, Hadi, Ali Shahhoseini, and Faramarz Aghaei-liavali. "A new method ...
  • Tabrizchi, Sepehr, MohammadReza Taheri, Keivan Navi, and Nader Bagherzadeh. "Novel ...
  • Rahbari, Katayoun, and Seied Ali Hosseini. "Novel ternary D-flip-flap-flop and ...
  • Kang, Yaopeng, Pengjun Wang, Yuejun Zhang, and Gang Li. "Design ...
  • Deng, Jie, and H-S. Philip Wong. "A compact SPICE model ...
  • Sharma, Trapti, and Deepa Sharma. "Design of ternary flip-flop cells ...
  • Moaiyeri, Mohammad Hossein, Molood Nasiri, and Nooshin Khastoo. "An efficient ...
  • Andreev, Maksim, Seunghwan Seo, Kil‐Su Jung, and Jin‐Hong Park. "Looking ...
  • Sandhie, Zarin Tasnim, Jill Arvindbhai Patel, Farid Uddin Ahmed, and ...
  • Zecchi, S.; Cristoforo, G.; Piatti, E.; Torsello, D.; Ghigo, G.; ...
  • نمایش کامل مراجع