ناشر تخصصی کنفرانس های ایران

لطفا کمی صبر نمایید

Publisher of Iranian Journals and Conference Proceedings

Please waite ..
ناشر تخصصی کنفرانسهای ایران
ورود |عضویت رایگان |راهنمای سایت |عضویت کتابخانه ها
عنوان
مقاله

طراحی و پیاده سازی یک ضرب نقطه ای Fused ممیز شناور چند وظیفه ی با توانایی ضرب موازی در FPGA

سال انتشار: 1392
کد COI مقاله: CESD01_228
زبان مقاله: فارسیمشاهده این مقاله: 580
فایل این مقاله در 9 صفحه با فرمت PDF قابل دریافت می باشد

خرید و دانلود فایل مقاله

با استفاده از پرداخت اینترنتی بسیار سریع و ساده می توانید اصل این مقاله را که دارای 9 صفحه است به صورت فایل PDF در اختیار داشته باشید.
آدرس ایمیل خود را در کادر زیر وارد نمایید:

مشخصات نویسندگان مقاله طراحی و پیاده سازی یک ضرب نقطه ای Fused ممیز شناور چند وظیفه ی با توانایی ضرب موازی در FPGA

امیر بنی اسدآزاد - دانشجوی کارشناسی ارشد معماری کامپیوتر دانشگاه آزاد اسلامی واحد علوم و تحقیقات واحد کرمان
امیر صباغ ملاحسینی - استادیار گروه مهندسی کامپیوتر دانشگاه آزاد اسلامی واحد کرمان

چکیده مقاله:

مجموع حاصلضرب ها (ضرب نقطه ای) یکی از پر کاربردترین عملیات در پردازش سیگنال های دیجیتال (DSP) ، خاسبات سری فوریه و واحدهای پردازنده گرافیکی می باشد از طرفی پیاده سازی مدارات ممیز شناور در FPGA بدلیل پیچیدگی محاسباتی مدارات ممیز شناور و استفاده بهینه از آن ها به یک رقابت در بین پژوهشگران این عرصه تبدیل شده است.چند دقته نمودن و چند وظیفه ای نمودن عملیات ممیز شناور جهت استفاده بهینه تر از سخت افزار نیز یکی از روش های مرسوم برای بهتر نمودن مدارات ممیز شناور می باشد. .در این مقاله یک ضرب نقطه ای دو عبارته ممیز شناور (AB±CD) بصورت Fused با قابلیت های جدید ارائه می گردد. پیاده سازی عملیات ممیز شناور ترکیبی بصورت Fused بدلیل انجام تنها یک عملیات گردکردن (Rounding) و نیز به دلیل به اشتراک گذاری سخت افزارها منجر به افزایش دقت وکاهش تاخیر و هزینه می شود.مدار ارائه شده در این مقاله علاوه بر انجام عملیات ضرب نقطه ای دو عبارته ممیز شناور با دقت مضاعف (Double) قابلیت توانایی انجام هشت ضرب ممیز شناور موازی با دقت ساده (Single) را نیز دارد .پس از پیاده سازی و مقایسه این مدار با مدار عادی ضرب نقطه ای ممیز شناور در FPGA در می یابیم که مدار طراحی شده با 2.5 % کاهش تاخیر و با 13 % هزینه سربار قابلیت انجام هشت ضرب موازی ممیز شناور با دقت ساده را نیز بدست می آورد.

کلیدواژه ها:

ممیز شناور ، Fused ، مجموع حاصلضرب ها ، چند وظیفه ای ، FPGA

کد مقاله/لینک ثابت به این مقاله

کد یکتای اختصاصی (COI) این مقاله در پایگاه سیویلیکا CESD01_228 میباشد و برای لینک دهی به این مقاله می توانید از لینک زیر استفاده نمایید. این لینک همیشه ثابت است و به عنوان سند ثبت مقاله در مرجع سیویلیکا مورد استفاده قرار میگیرد:

https://civilica.com/doc/239054/

نحوه استناد به مقاله:

در صورتی که می خواهید در اثر پژوهشی خود به این مقاله ارجاع دهید، به سادگی می توانید از عبارت زیر در بخش منابع و مراجع استفاده نمایید:
بنی اسدآزاد، امیر و صباغ ملاحسینی، امیر،1392،طراحی و پیاده سازی یک ضرب نقطه ای Fused ممیز شناور چند وظیفه ی با توانایی ضرب موازی در FPGA،همایش مهندسی کامپیوتر و توسعه پایدار با محوریت شبکه های کامپیوتری، مدلسازی و امنیت سیستم ها،مشهد،https://civilica.com/doc/239054

در داخل متن نیز هر جا که به عبارت و یا دستاوردی از این مقاله اشاره شود پس از ذکر مطلب، در داخل پارانتز، مشخصات زیر نوشته می شود.
برای بار اول: (1392، بنی اسدآزاد، امیر؛ امیر صباغ ملاحسینی)
برای بار دوم به بعد: (1392، بنی اسدآزاد؛ صباغ ملاحسینی)
برای آشنایی کامل با نحوه مرجع نویسی لطفا بخش راهنمای سیویلیکا (مرجع دهی) را ملاحظه نمایید.

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :

  • E. E. Swartzlander Jr.and H. H. Saleh "FFT implementation with ...
  • H.H. Saleh, "Fused Floating-Point Arithmetic for DSP, " PhD dissertation, ...
  • E. Quinnell, E. Swartzlander, and C. Lemonds, "Floating-Point Fused Multiply-Add ...
  • D. Kim and L S. Kim, A Floating-Point Unit for4D ...
  • R.K. Montoye, E. Hokenek, and S.L. Runyon, "Design of the ...
  • R. Jessani and C Olson, "The Floating-Point Unit of the ...
  • T. Lang and J. D. Bruguera, "Floating-Point Fused Multiply-Add with ...
  • J.D. Bruguera and T. Lang, "Floating-Point Fused Multiply-Add: Reduced Latency ...
  • L. Huang, L. Shen, K. Dai, and Z.Wang, "A New ...
  • _ Fused _ Proc. _ 1" smm. Computer Aithetie, pp. ...
  • L.Huang, S. Ma, L. Shen, Z.Wang, N. XiaoNong, " low-Cost ...
  • M. Gok and M.M Ozbilen, _ Mult i-Functional Floating-Point MAF ...
  • Vee Jern Chong and Sri Parameswaran, _ configurable multi mode ...
  • IEEE Standard for Floating-Point Arithmetic, ANSI/IEEE Standard 754-2008, 2008. ...
  • E. Quinnell, "Floating-Point Fused Multiply-Add Architectures, " PhD d i ...
  • مدیریت اطلاعات پژوهشی

    صدور گواهی نمایه سازی | گزارش اشکال مقاله | من نویسنده این مقاله هستم

    اطلاعات استنادی این مقاله را به نرم افزارهای مدیریت اطلاعات علمی و استنادی ارسال نمایید و در تحقیقات خود از آن استفاده نمایید.

    علم سنجی و رتبه بندی مقاله

    مشخصات مرکز تولید کننده این مقاله به صورت زیر است:
    نوع مرکز: دانشگاه آزاد
    تعداد مقالات: 7,079
    در بخش علم سنجی پایگاه سیویلیکا می توانید رتبه بندی علمی مراکز دانشگاهی و پژوهشی کشور را بر اساس آمار مقالات نمایه شده مشاهده نمایید.

    مقالات مرتبط جدید

    به اشتراک گذاری این صفحه

    اطلاعات بیشتر درباره COI

    COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.

    کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.

    پشتیبانی