تراشه های قابل پیکربندی با مصرف توان کم مبتنی بر ممریستور

سال انتشار: 1403
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 148

فایل این مقاله در 28 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

EITCONF03_011

تاریخ نمایه سازی: 18 فروردین 1404

چکیده مقاله:

تراشههای قابل پیکربندی نسل جدید مدارهای مجتمع دیجیتال قابل برنامه ریزی هستند. سرعت اجرای توابع منطقی در تراشههای قابل پیکربندی بسیار بالا بوده و در حد نانوثانیه است. ممریستور، به معنای پایدار کننده حافظه دارای خصوصیتی است که می تواند شرایط ماقبل خود را حفظ کند و در مقیاس نانو ساخته می شود. در نتیجه به دلیل این که توان مصرفی در طراحی تراشه های قابل پیکربندی به عنوان یک عامل حیاتی و مهم خودنمایی می کند، استفاده از ممریستور به جای مقاومت در تراشه قابل پیکربندی به این مهم کمک می کند و فضای کمتری را نیز اشغال می کند. در این پایان نامه، ما مداری را براساس تراشه قابل پیکربندی بر پایه ممریستور طراحی کرده ایم که از فیدبک مثبت نیز استفاده کرده تا بهره مدار نیز باالتر رود. بعد هم در مورد تکنیک های تحلیل و تخمین توان که به یک چالش اساسی برای طراحان و سازندگان تراشه های قابل پیکربندی تبدیل شده است، پرداخته و نتایج تحلیلی نیز ارائه شده است. شناخت خصوصیات و ویژگی های توان، گامی مهم در طراحی معماری تراشه های قابل پیکربندی، با بهرهوری توان باال است. با توجه به استفاده روزافزون از تراشه های قابل برنامه ریزی و در اینجا، تراشه های قابل پیکربندی بر پایه ممریستور در طراحی مدارات الکترونیکی، ما را بر آن داشته است که در مورد توان مصرفی این نوع تراشه ها نیز با استفاده از روش های مختلف بپردازیم تا بتوانیم کمترین توان مصرفی این تراشه ها را در طراحی های مختلف و شرایط متفاوت بسنجیم و از بهترین حالت آن در طراحی های مدارات الکترونیکی استفاده کنیم.

نویسندگان

فرهاد نکویی

کارشناسی ارشد مدارهای مجتمع الکترونیک-دانشگاه غیرانتفاعی بعثت کرمان