طراحی یک آشکارساز فاز فرکانس پویا با فرکانس عملیاتی ۲ گیگاهرتز مبتنی بر فناوری ۱۸۰ نانومتر سی ماس
سال انتشار: 1403
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 67
فایل این مقاله در 11 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ELEMECHCONF08_259
تاریخ نمایه سازی: 22 اسفند 1403
چکیده مقاله:
حلقه قفل تاخیر (DLL) به عنوان یکی از راهکارهای موثر در تطبیق فاز سیگنال کلاک، جایگاه ویژه ای در طراحی مدارهای زمان محور مانند بازیابی کلاک و ضرب کننده های فرکانس دارد. در حالی که PLL نیز در برخی کاربردها مورد استفاده قرار می گیرد، مزیت های ذاتی DLL آن را به گزینه ای برتر در بسیاری از طراحی های پیشرفته تبدیل کرده است. در این تحقیق، یک ساختار نوین از آشکارساز فاز فرکانس با توان مصرفی پایین پیشنهاد شده است که با بهره گیری از تکنیک های منطق پویا، بهینه سازی توان را هدف قرار داده است. طراحی و شبیه سازی حلقه قفل تاخیر پیشنهادی در فناوری ۱۸۰ نانومتر سی ماس و ولتاژ تغذیه ۱.۸ ولت، با استفاده از محیط Cadence انجام شده است. نتایج شبیه سازی نشان می دهند که ساختار ارائه شده عملکرد قابل توجهی نسبت به معماری های موجود داشته و بهبودهای چشمگیری در حوزه پارامترهای کلیدی حاصل شده است.
کلیدواژه ها:
نویسندگان
عباس دیویان
گروه مهندسی برق، دانشگاه علم و صنعت ایران، تهران، ایران
فاران آریانی
گروه مهندسی برق، دانشگاه آزاد اسلامی واحد ساری، ساری، ایران
محمدامین جمالی
گروه مهندسی برق، موسسه آموزش عالی هدف، ساری، ایران
سید محمود انیشه
گروه مهندسی برق، موسسه آموزش عالی هدف، ساری، ایران