پیاده سازی تجزیه QRD بر روی FPGA در کاربرد پردازش وفقی زمانی_مکانیSTAP
محل انتشار: پنجمین کنفرانس ملی مهندسی برق و الکترونیک ایران
سال انتشار: 1392
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 997
فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEEE05_024
تاریخ نمایه سازی: 3 آذر 1392
چکیده مقاله:
شرایط STAP پردازش را برای رادارهابه جایی رسانده است که پیاده سازی آن برروی CPU ها دیگرگزینه مناسبی نخواهد بود علاوه براین الگوریتم بسیار تکرارشونده آن نیاز به دقت دارد که دستیاب یبه آن با استفاده ازپیاده سازی های ممیزثابت معمولی برروی FPGA ها دشوار و ناکارامد خواهد بود بخشی ازالگوریتم که بیشترین بارمحاسباتی را دارد تجزیه QR است که درسیستم معادلات غیرمربعی با سایزبسیاربالا کاربرد دارد این مقاله به معرفی این روش پرداخته ونحوه پیاده سازی آن را برروی FPGA هاای ممیز شناور نشان میدهد برای QRD الگوریتم گرام - اشمیت اصلاح شده به کاررفته است که درصورت پیاده سازی برروی FPGA دقت را افزایش داده و تاخیر را حداقل می سازد درپیاده سازی ازقطعه Stratix شرکت Altera استفاده شده ومنابع مصرفی بازدهی Fmax و تاخیر برای آن گزارش شده است
نویسندگان
کتایون بشر خواه
دانشگاه گیلان
سیاوش امین نژاد
دانشگاه گیلان
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :