Modified Structures for Power-Efficient Level Translators
محل انتشار: بیست و یکمین کنفرانس مهندسی برق ایران
سال انتشار: 1392
نوع سند: مقاله کنفرانسی
زبان: انگلیسی
مشاهده: 957
متن کامل این مقاله منتشر نشده است و فقط به صورت چکیده یا چکیده مبسوط در پایگاه موجود می باشد.
توضیح: معمولا کلیه مقالاتی که کمتر از ۵ صفحه باشند در پایگاه سیویلیکا اصل مقاله (فول تکست) محسوب نمی شوند و فقط کاربران عضو بدون کسر اعتبار می توانند فایل آنها را دریافت نمایند.
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEE21_753
تاریخ نمایه سازی: 27 مرداد 1392
چکیده مقاله:
Reducing the supply voltage of a digital integrated circuit decreases the power consumption and also the circuit speed. One effective way for low-power design of digitalintegrated circuits is to employ two or multiple supply voltages in a way that smaller voltages are employed for slower circuitsand larger voltages for faster blocks. This, however, necessitates the use of interface blocks called level converters or level translators. In this paper, two modified structures are proposedfor low-power implementation of level converters. Simulation results of the circuits in a 0.18-μm CMOS technology confirm the power efficiency of the proposed circuits.
کلیدواژه ها:
نویسندگان
Seyed Rasool Hosseini
Integrated Sytems Lab., Ferdowsi University of Mashhad, Mashhad, I.R. Iran