ارائه ساختاری نو برای طراحی و پیاده سازی رله اضافه جریان بوسیله FPGA
محل انتشار: نوزدهمین کنفرانس بین المللی برق
سال انتشار: 1383
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,543
فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
PSC19_025
تاریخ نمایه سازی: 12 آذر 1385
چکیده مقاله:
با توسعه روزافزون فن آوری میکروالکترونیک در طی سالیان اخیر، فن آوری مدارات مجتمع 1 FPGA رشد چشمگیری پیدا کرده است . توانائیها و ویژگیهای این فن آوری سبب کاربرد وسیع FPGA در صنایع امروزی گردیده است . از اینرو در این مقاله ساختار جدیدی برای طراحی و FPGA پیاده سازی یک رله اضافه جریان بوسیله سخت افزار ارائه شده است . قابلیت مدار پیشنهادی، تخمین دامنه و فاز سیگنال الکتریکی با سرعت بالا و تخمین صحیح در شرایط نویزی و هارمونیکی می باشد . در این طرح با انجام محاسبات ریاضی بوسیله FPGA ، از بار نرم افزاری واحد پردازشگر کاسته شده و می توان بوسیله یک میکروکنترلر ساده نسبت به انجام سایر وظایف جانبی یک رله حفاظتی اقدام نمود . همچنین از دیگر ویژگیهای طرح پیشنهادی کاهش ابعاد رله
حفاظتی و افزایش قابلیت اطمینان آن می باشد . نتایج شبیه سازی نیز دلالت بر دقت و اطمینان پذیری طرح معرفی شده دارد
کلیدواژه ها:
نویسندگان
حسین ایمان عینی
گروه مهندسی برق و کامپیوتر، دانشکده فنی، دانشگاه تهران
مجید صنایع پسند
گروه مهندسی برق و کامپیوتر، دانشکده فنی، دانشگاه تهران
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :