ارائه یک مکانیزم جهت کنترل تعداد کانال‌های مجازی در مسیر یاب به شبکه برق تراشه‌های سه‌بعدی با هدف بهبود توان مصرفی

سال انتشار: 1391
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,432

فایل این مقاله در 11 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

DOROUDIT01_103

تاریخ نمایه سازی: 7 آذر 1391

چکیده مقاله:

مجتمع سازی سه‌بعدی به عنوان یک راه‌حل جدید برای افزایش کارایی بر گسترش قابلیت مدارات را که مجتمع مدرن ارائه شده است . از طرف دیگر شبکه بر تراشه به عنوان راه حلی کارآمد در حذف گلو گاه خواه بر ایجاد یک بستر مناسب برای ارتباط بین واحدهای پردازش این معرفی شده است. با ترکیب این دو نوع تکنولوژی، شبکه در تراشه‌های سه‌بعدی به عنوان یکی از زمینه‌های تحقیقاتی جدید معرفی شد. تحقیقات نشان داده است که شبکه بر تراش چیز بدی قابلیت رسیدن به توان مصرفی که کمتر، تفسیر کمتر به کارهای بالاتر نسبت به شبکه برق تراشه‌های دو بدی را دارد که این به دلیل کاهش طول اتصالات سراسری در شبکه برق تراشه‌های سه‌بعدی است. از مزایای دیگر این تکنولوژی می‌توان به قابلیت مجتمع سازی بالا، افزایش چگالی اجزا برای تراشه و گسترش ابعاد تراشه اشاره کرد . یکی از پارامترهای مهم در شبکه برتر و شهادت توان مصرفی می‌باشد که باید کاهش داده شود زیرا افزایش آن منجر به گرم شدن تراشه و کاهش قابلیت اطمینان تراش می‌شود. یک جز اصلی مصرف‌کننده توان در شبکه بر تراش ها بافرهای ورودی مسیر یا بها هستند که در شبکه بر تراشه‌های سه‌بعدی به علت آنکه مسیریابها دارای دو پورت اضافه می‌باشند و تعداد کانال‌های مجازی بیشتر است توان مصرفی مسیریابها بیشتر است. در این مقاله به ارائه یک مکانیزم برای کنترل تعداد کانال‌های مجازی یک مسیر یا ب تحت ترافیک بالا و پایین پرداخت می‌شود. نتایج ارزیابی نشان می‌دهد که این ساختار به صورت کاملاً هوشمند به بهبود توان مصرفی کمک می‌کند.

کلیدواژه ها:

نویسندگان

مریم عیسوندی

دانشجوی کارشناسی ارشد مهندسی کامپیوتر - گرایش معماری سیستم های کامپ

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • L. Benini, and G. D. Micheli, "Networks on chips: a ...
  • P. Magarshack and P.G. Paulin, _ S ystem-on-Chip beyond the ...
  • W.J. Dally and B. Towles, "Route Packets, Not Wires: On-Chip ...
  • P.P. Pande, C. Grecu, M. Jones, A. Ivanov, and R. ...
  • A.W. Topol et al., _ _ e-Dimensiona Integrated Circuits, " ...
  • V. F. Pavlidis, E. G. Friedman, _ "Three -dimensional Integrated ...
  • I7] B. S. Feero and P. P. Pande, "Networks-on Chip ...
  • Novel Dimensionally Decomposed Router A؛ه [9] C. Nicopoulos, D. Park, ...
  • J. Duato, C. Yalamanchili and L.M. Ni, _ _ Interconection ...
  • Wang, H. _ Detailed Architectural Level Power Model for Router ...
  • B. Feero and P. P. Pande, "Performance evaluation for three ...
  • نمایش کامل مراجع