کاهش گیتهای منطقی ترکیبی در مدارات دیجیتال با اعمال الگوریتم حداقلسازی حلقه در زیر بخشهای گراف ابرمکعبی
محل انتشار: پانزدهمین کنفرانس دانشجویی مهندسی برق ایران
سال انتشار: 1391
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 895
فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ISCEE15_229
تاریخ نمایه سازی: 3 آذر 1391
چکیده مقاله:
سادهسازی توابع بولی نقش پر اهمیتی در کاهش گیتهای منطقی و در نتیجه کاهش حجم دستگاههای الکترونیکی دارد. هدف از این مقاله ارائه روشی برای سادهسازی توابع بولی با تعداد متغیر زیاد است به صورتی که تابع به سادهترین حالت آن تبدیل شود. روش معرفی شده مبتنی بر اعمال قانون حلقه در زیر بخش-های گراف ابر مکعبی است. فلوچارت و الگوریتم روش ارائه شده است، آزمایشات نشان داد متناسب با رابطه پیچیدگی زمانی، این روش در زمان کمتر نسبت به روش- های پیشین تابع بولی را به سادهترین حالت آن تبدیل میکند، الگوریتم حلقه تابع تست را در 5.3 ثانیه ساده میکند. علاوه بر ویژگی کاهش زمان پردازش و کیفیت سادهسازی، خروجی گراف مجاورت این الگوریتم برای اتصال گیتهای منطقی قابل استفاده است و یک نمونه طراحی گیتهای مداری انجام شده است.
کلیدواژه ها:
نویسندگان
عادل دمشقی
دانشجوی کارشناسی ارشد دانشگاه تربیت دبیر شهید رجایی
مهرنوش کمرزین
دانشجوی کارشناسی دانشگاه تربیت دبیر شهید رجایی
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :