طراحی و بهینه سازی FFT در ۲ ساختار مختلف برای FPGA و مقایسه نتایج پیاده سازی بر روی SPARTAN۳AN و VIRTEX-۴
محل انتشار: هفدهمین کنفرانس ملی دانشجویی مهندسی برق ایران
سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 358
فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ISCEE17_009
تاریخ نمایه سازی: 28 بهمن 1401
چکیده مقاله:
تراشه های قدرتمند FPGA به عنوان پردازنده اصلی در سیستم های کنترل فرایند و محیط های پر نویز صنعتی کاربرد فراوانی دارند. FFT و IFFT الگورریتم های بسیار مهمی در پردازش سیگنال وهمچنین مهمترین تکنیکهای ماژولی می باشند که از جمله ضربکنندگی ،تقسیم فرکانسی و نوع متعامد آن OFDM قابل توجه خاص هستند. این مقاله نحوه پیادهسازی FFT و IFTT را روی FPGA های SPARTAN۳AN و VIRTEX-۴نشان می دهد. این عمل با استفاده از الگوریتم پروانه و با دو ساختار مختلف PIPELINED و RADIX-۴ که شباهت زیادی بهم دارند انجام گرفته است . نتایج پیادهسازی و مقایسه نشان دهنده استفاده از منابع کمتر نسبت به کارهای پیشین بود. راه اندازی پردازشگر FFT وIFFT با الگوریتم پروانه روی تراشه FPGA به علت انعطافپذیری بالای آن و قابلیت کاهش نویز، پردازش و محاسبه بسیار سریع و با صرف منابع و هزینه ی کمتر این قطعه ، بهبود چشم گیری یافته است و همچنین عملکرد آن روی ASIC با زمان کمتر و ریسک کمتری صورت می پذیرد.
کلیدواژه ها:
نویسندگان
فرزانه عرب پور
دانشکده فنی حرفه ای شهیدمهاجراصفهان
حمید کرمی
دانشکده فنی حرفه ای شهیدمهاجراصفهان