Performance Analysis of High Speed Radix-۴ Booth Encoders in CMOS Technology
محل انتشار: مجله مهندسی برق مجلسی، دوره: 13، شماره: 3
سال انتشار: 1398
نوع سند: مقاله ژورنالی
زبان: انگلیسی
مشاهده: 197
فایل این مقاله در 9 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
JR_MJEE-13-3_005
تاریخ نمایه سازی: 25 بهمن 1401
چکیده مقاله:
This review paper deals with performance analysis of the published works for circuit level realization of radix-۴ Booth encoder/decoders. Starting from general concept of Booth algorithm in brief form, the conventional truth table is discussed. Subsequently, the modifications which led to the circuit level implementations along with the complete and comparative analysis for the selected works, is provided. Simulations using HSPICE for TSMC ۰.۱۸µm CMOS technology and ۱.۸V power supply have been performed for comparing these works. Considering the required optimizations applied to the mentioned works, it can be deduced that ۱.۵ XOR gate level delay is reachable for radix-۴ Booth encoding scheme while the output waveforms are free of any glitches. The optimized version of Booth encoder has been embedded in a ۱۶x۱۶ bit parallel multiplier in which, the measured latency after post layout simulations is ۱۹۹۲ps; which demonstrates the high potential of chosen radix-۴ Booth encoding scheme for utilization in high speed parallel multipliers.
کلیدواژه ها:
نویسندگان
Nader Sharifi Gharabaghlo
Urumi Graduate Institute
Tohid Moradi Khaneshan
Urumi Graduate Institute
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :