لاجیک جدیدMRFCPL مبتنی بر شراکت بار و غیر حساس به ناهمزمانی سیگنال ورودی برای کاربردهای توان پایین

سال انتشار: 1382
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,100

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICEE11_118

تاریخ نمایه سازی: 18 تیر 1391

چکیده مقاله:

در این مقاله، خانواده جدیدی به نام Modular Race Free Charge recycling complementary Pass transistor Logic) MRFCPL معرفی خواهد شد و همچنین نتایج شبیه سازی در مقایسه با سایر خانواده ها ارایه خواهد گردیدMRFCPL. در مقایسه با سایر خانواده ها دارای مصرف توان و تاخیر کمتری می باشد . همچنین حساسیت، به ناهمزمانی سیگنال ورودی (signal skew در این خانواده بسیار ناچیز است . استفاده از یک بازیاب جدید سبب حذف کامل مدار کنترل گردیده است.این امر منجر به کاهش تعداد ترانزیستورهای MRFCPL شده است.

کلیدواژه ها:

شراکت بار(charge sharing ناهمزمانی سیگنال (signal skew پیش شارژ ، ارزیابی ، CPNCL ، MCRPL ، HRDL ، CRDL MRFCPL

نویسندگان

سیدهادی رسولی

تهران،خیابان کارگر شمالی، دانشکده فنی دانشگاه تهران، گروه برق،آزما

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • A. Bellaouar and M.I. Elmasry "Low-power Digital V Design Circuit ...
  • B.S. Kong, J.S. Choi, S.J. Lee and K. Lee "Charge ...
  • S. Y. Cheo، et al.:Half-Rar Differential Logic." in ISSCC Dig. ...
  • S. M. Jung and S. M. Kang 'Modular Charge Recycling ...
  • S. M. Yoo and S. M Keng :CMOS Pass-gate No-race ...
  • L. G. Heller، W. R. Griffin، J. W. Davis and ...
  • _ Parameswar، H. Hara، T. sakurai "A High Speed، Low-power، ...
  • th ICEE, May 2003, Vol. 1 ...
  • نمایش کامل مراجع