طراحی یک مقایسه کننده دینامیک با سرعت بالا و توان مصرفی و آفست پایین مناسب برای کاربردهای ADC

سال انتشار: 1400
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 458

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICTI04_100

تاریخ نمایه سازی: 20 مهر 1400

چکیده مقاله:

مقایسه کننده هایی با سرعت بالا و توان مصرفی و آفست پایین یکی از بلوک های ضروری در پیاده سازی اغلب مبدل های آنالوگ به دیجیتال با کیفیت بالا هستند. در این مقاله یک مقایسه کننده جدید دو دنباله پویا ارائه شده است که بدلیل داشتن ولتاژ آفست کم با مقایسه کننده های مرسوم می تواند مورد مقایسه قرار می گیرد. این ساختار شامل یک مقایسه کننده تفاضلی دو دنباله با کارایی بالا است که برای کاربردهای با ولتاژ پایین و توان مصرفی کم مناسب می باشد که می تواند نیاز به ولتاژ افست پایین و توان بهینه و سرعت نسبتا بالا را برآورده کند. در این مقایسه کننده از یک ساختار مقایسه کننده متداول بصورت متوالی با یک طبقه لچ خروجی استفاده شده است که منجر به افزایش تقویت سیگنال های بسیار کوچک از یک سو و کاهش ولتاژ آفست طبقات از سوی دیگر شده است. مدار پیشنهادی در تکنولوژی ۰.۱۸μm شبیه سازی شده است. این نایج بیانگر توان مصرفی ۱۱۱.۷μW در ولتاژ تغذیه ۱.۸V و فرکانس کلاک ۲۵۰ KHz با تاخیر ۱۳۶nsec می باشد. همچنین با درنظر گرفتن عدم انطباق ترانزیستورها در شبیه سازی مونت کارلو ولتاژ آفست برابر ۴.۶۵mV محاسبه شده است.

نویسندگان

ابوذر تقی زاده سیاهکلرودی

استادیار، گروه مهندسی برق، دانشکده مهندسی برق و کامپیوتر، دانشگاه فنی و حرفه ای، تهران، ایران

علی کریمی چایجانی

کارشناسی ارشد، گروه مهندسی برق و کامپیوتر، موسسه آموزش عالی سردار جنگل، رشت، ایران