تحلیل و مقایسه ی توان مصرفی در شبکه بر تراشه های توری دو بعدی و سه بعدی

سال انتشار: 1390
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,265

متن کامل این مقاله منتشر نشده است و فقط به صورت چکیده یا چکیده مبسوط در پایگاه موجود می باشد.
توضیح: معمولا کلیه مقالاتی که کمتر از ۵ صفحه باشند در پایگاه سیویلیکا اصل مقاله (فول تکست) محسوب نمی شوند و فقط کاربران عضو بدون کسر اعتبار می توانند فایل آنها را دریافت نمایند.

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICEEE03_136

تاریخ نمایه سازی: 18 مهر 1390

چکیده مقاله:

امروزه شبکه بر تراشه ی سه بعدی به عنوان یک موضوع مهم در طراحی تراشه ها با تراکم بالا مطرح شده است این تکنولوژی از روی هم قرار دادن دو یا چند لایه از شبکه برتراشه ی دو بعدی به دست م یآید تحقیقات نشان داده است کهشبکه برتراشه ی سه بعدی قابلیت رسیدن به توان مصرفی کمتر تاخیر کمتر و کارایی بهتر نسبت به شبکه برتراشه ی دو بعدی را دارد این مزایا به دلیل کاهش طول اتصالات سراسری در کل شبکه برتراشه ی سه بعدی نسبت به شبکه برتراشه ی دو بعدی است دراین مقاله به تحلیل و مقایسه توان مصرفی در شبکه برتراشه های توری دو بعدی و سه بعدی می پردازیم نتایج شبیه سازی صحت فرمول به دست آمده برای توان مصرفی را نشان میدهد.

کلیدواژه ها:

شبکه بر تراشه ی سه بعدی ، توان مصرفی ، تاخیر

نویسندگان

مریم عیسوندی

دانشکدهمهندسی کامپیوتر دانشگاه علم و صنعت ایران

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • _ Benini, and G. D. Micheli, "Networks on chips: a ...
  • P. Magarshack and P.G. Paulin, _ _ S ystem-on-Chip beyond ...
  • Architectures, " IEEE Trans. Computers, vol. 54, no. 8, pp. ...
  • A.W. Topol et al., _ "Three -Dimensional Integrated Circuits, " ...
  • V. F. Pavlidis, E. G. Friedman, _ "Thre e-dimensional Integrated ...
  • Performance Evaluation, " IEEE Transactions on Computers, 2009, pp. 32-45. ...
  • B. Feero and P. P. Pande, "Performance evaluation for three ...
  • Networks, ; In MICRO, 2002, pp. 294-305. ...
  • Wang, H. "A Detailed Arc hitectural Level Power Model for ...
  • نمایش کامل مراجع