Novel Design of Ternary Half Adder Using Single Electron and MOS
محل انتشار: اولین کنفرانس ملی علوم و فناوری نانو
سال انتشار: 1389
نوع سند: مقاله کنفرانسی
زبان: انگلیسی
مشاهده: 2,137
متن کامل این مقاله منتشر نشده است و فقط به صورت چکیده یا چکیده مبسوط در پایگاه موجود می باشد.
توضیح: معمولا کلیه مقالاتی که کمتر از ۵ صفحه باشند در پایگاه سیویلیکا اصل مقاله (فول تکست) محسوب نمی شوند و فقط کاربران عضو بدون کسر اعتبار می توانند فایل آنها را دریافت نمایند.
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
NNTC01_462
تاریخ نمایه سازی: 8 آبان 1389
چکیده مقاله:
Adder is one of the important arithmetic units in computers. In this paper, we investigate the implementation of ternary half adder based on multiple-valued (MV) logic gates using single electron transistor (SET) and metal-oxide-semiconductor (MOS) transistor. We use hybrid SETMOS universal literal gate which has been proposed by Mahapatra and Ionesco. We apply two 3-radix inputs to the proposed ternary half adder and obtain sum and carry outputs. The logic operation of the proposed ternary half adder is verified by using HSPICE simulator.
کلیدواژه ها:
نویسندگان
Khadijeh Feizi
Department of Electrical Engineering,Qazvin Islamic Azad University Qazvin, Iran
Akram Nazari Asl
Department of Electrical Engineering
Ali Shahhoseini
Department of Electrical Engineering
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :