طراحی و بهینه سازی مالتی پلکسر 8:1 توسط مدارات برگشت پذیر

  • سال انتشار: 1397
  • محل انتشار: چهارمین کنفرانس ملی محاسبات نرم در مهندسی برق و کامپیوتر
  • کد COI اختصاصی: SCECE04_033
  • زبان مقاله: فارسی
  • تعداد مشاهده: 1978
دانلود فایل این مقاله

نویسندگان

زهرا کیانی پور

دانشجو،دانشگاه آزاد اسلامی واحد بجنورد

خسرو رجب پورمقدم

استادیار، دانشگاه آزاد اسلامی، واحد بجنورد

چکیده

منطق برگشت پذیر نقش مهمی در طراحی مدارهای دیجیتالی ایفا می کند، به طوریکه در سیستم های مبتنی بر نانوتکنولوژی، پردازش کوانتومی، و طراحی مدارهای cmos با توان مصرفی کم، کاربرد گسترده ای از خود نشان داده است. توان تلفاتی به خصوص در مدارهای دیجیتالی بعلت استفاده از میلیون ها گیت در تراشه بسیار مهم می باشد. امروزه آرایه های دروازه قابل برنامه ریزی (FPGA) بسیار رایج شده است و یکی از روش های متداول در طراحی آنها استفاده از مالتی پلکسر می باشد. لذا بهبود عملکرد مالتی پلکسرها نقش کلیدی در بهبیود عملکرد FPGA ها بازی می کنند. در این مقاله یک مالتی پلکسر 8:1 جدید با استفاده از گیت های برگشت پذیر ارایه گردیده است. مدار پیشنهادی از نظر تعداد گیت های برگشت پذیر و پیچیدگی مدار بهبود یافته است.

کلیدواژه ها

توان تلفاتی، خروجی زاید، هزینه کوانتومی، منطق برگشت پذیر، ورودی ثابت

مقالات مرتبط جدید

اطلاعات بیشتر در مورد COI

COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.

کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.