طراحی یک ضرب کننده 16 بیتی Vedic با توان مصرفی پایین
- سال انتشار: 1395
- محل انتشار: دومین کنفرانس ملی رویکردهای نو در مهندسی برق و کامپیوتر
- کد COI اختصاصی: NAECE02_010
- زبان مقاله: فارسی
- تعداد مشاهده: 988
نویسندگان
دانشکده برق دانشگاه شهید بهشتی
دانشکده برق دانشگاه شهید بهشتی
چکیده
در این مقاله یک ضرب کننده 16 بیتی Vedic توان پایین بر روی FPGAسری Spartan6 پیاده سازی شده است. بوسیله ی تکنیک های PrecomputingوClock gating توان مصرفی ضرب کننده به میزان 14 درصد کاهش داده شده است. دراین روش ها با استفاده از کاهش فعالیت مدار توان تلفاتی کاهش داده شده است. با کاهش گذرهای صفر به یک توان تلفاتی دینامیک مدار به طور موثر کاهش میابد.این ضرب کننده توان پایین توسط نرم افزار ISE13.2 طراحی و شبیه سازی شده است.کلیدواژه ها
توان داینامیک، تکنیک کاهش توان ، ضرب کننده Vedicمقالات مرتبط جدید
- کاشت یون در نیمه رساناها: تاریخچه، فرایند، اثرات، کاربردها، چالش ها
- تخمین نفوذ مس در نوارهای لبه ای با استفاده از شبکه های عصبی عمیق
- آینده ی تولید غذا با اینترنت اشیاء
- پیشرفتهای نوین در یکپارچه سازی فرآیند دوقطبی در فناوری های میکروالکترونیک
- آخرین پیشرفتها در فناوری کاشت یون در سیلیکون کاربید و گالیوم نیترید
اطلاعات بیشتر در مورد COI
COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.
کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.